Ddr4 Chb So-Dimm_0 - Clevo P670RE Service Manual

Table of Contents

Advertisement

Schematic Diagrams

DDR4 CHB SO-DIMM_0

Channel B SO-DIMM 0[RAM2]
D
PLACE THE CAP WITHIN 200 MILS FROM THE SODIMM
9,10,12,35
Sheet 11 of 79
DDR4 CHB SO-
C
DIMM_0
2.5V
D03
C773
10u_6.3V_X5R_04
VTT_MEM
B
C765
10u_6.3V_X5R_06
VDDQ
C517
10u_6.3V_X5R_06
A
VDDQ
C950
1u_6.3V_X5R_04
B - 12 DDR4 CHB SO-DIMM_0
5
4
4
M_B_CLK_DDR0
4
M_B_CLK_DDR#0
4
M_B_CLK_DDR1
4
M_B_CLK_DDR#1
4
4
4
4
4
4
DDR4_DRAMRST#
4,12
DDR4_DRAMRST#
4,12
4,12
C1751
4,12
*0.1u_10V_X7R_04
4,12
4,12
4,12
4,12
4,12
4,12
4,12
4,12
4,12
PLACE THE CAP CLOSE TO SODIMM
4,12
DDR_VREFCA_CHB_DIMM
4,12
4,12
4,12
VDDQ
C1436
C1437
4,12
4,12
0.1u_10V_X7R_04
*2.2u_6.3V_X5R_04
4,12
D03
4,12
R1890
0402
240_1%_04
4,12
M_B_ACT#
4,12
DDR1_B_PARITY
4,12
DDR1_B_ALERT#
34
DIMM0_CHB_EVENT#
9,10,12,17,35,51
SMB_DATA_R
9,10,12,17,35,51
0402
C772
C961
C963
*10u_6.3V_X5R_04
1u_6.3V_X5R_04
*1u_6.3V_X5R_04
C771
C770
1u_6.3V_X5R_04
*10u_6.3V_X5R_06
3,9,10,12,13,14,15,16,17,32,34,35,36,37,38,40,43,44,45,46,48,49,50,51,54,59,61,63
4,7,9,10,12,35,52,57
C516
C494
C495
C868
C865
10u_6.3V_X5R_06
10u_6.3V_X5R_06
10u_6.3V_X5R_06
10u_6.3V_X5R_04
10u_6.3V_X5R_04
D03
C894
C866
C869
C948
C929
1u_6.3V_X5R_04
1u_6.3V_X5R_04
1u_6.3V_X5R_04
0.1u_10V_X7R_04
0.1u_10V_X7R_04
5
4
3
RSV TYPE
D02
DDR4
H=4mm
J_DIMMB_1A
137
8
M_B_DQ0
CK0_T
DQ0
M_B_DQ5
139
7
CK0_C
DQ1
138
20
M_B_DQ7
CK1_T
DQ2
140
21
M_B_DQ3
CK1_C
DQ3
4
M_B_DQ4
DQ4
M_B_DQ2
109
3
M_B_CKE0
CKE0
DQ5
110
16
M_B_DQ1
M_B_CKE1
CKE1
DQ6
17
M_B_DQ6
DQ7
149
28
M_B_DQ9
M_B_CS#0
S0*
DQ8
M_B_DQ14
157
29
M_B_CS#1
S1*
DQ9
M_B_DQ13
41
DQ10
155
42
M_B_DQ15
M_B_ODT0
ODT0
DQ11
161
24
M_B_DQ8
M_B_ODT1
ODT1
DQ12
25
M_B_DQ10
DQ13
M_B_DQ11
115
38
M_B_BG0
BG0
DQ14
113
37
M_B_DQ12
M_B_BG1
BG1
DQ15
150
50
M_B_DQ16
M_B_BA0
BA0
DQ16
145
49
M_B_DQ18
M_B_BA1
BA1
DQ17
M_B_DQ21
62
DQ18
M_B_DQ19
144
63
M_B_A0
A0
DQ19
133
46
M_B_DQ17
M_B_A1
A1
DQ20
132
45
M_B_DQ22
M_B_A2
A2
DQ21
131
58
M_B_DQ23
M_B_A3
A3
DQ22
M_B_DQ20
128
59
M_B_A4
A4
DQ23
126
70
M_B_DQ25
M_B_A5
A5
DQ24
127
71
M_B_DQ31
M_B_A6
A6
DQ25
122
83
M_B_DQ24
M_B_A7
A7
DQ26
M_B_DQ29
125
84
M_B_A8
A8
DQ27
121
66
M_B_DQ28
M_B_A9
A9
DQ28
146
67
M_B_DQ27
M_B_A10
A10_AP
DQ29
120
79
M_B_DQ30
M_B_A11
A11
DQ30
M_B_DQ26
119
80
M_B_A12
A12
DQ31
M_B_DQ39
158
174
M_B_A13
A13
DQ32
151
173
M_B_DQ35
M_B_W E#
A14_WE*
DQ33
156
187
M_B_DQ32
M_B_CAS#
A15_CAS*
DQ34
152
186
M_B_DQ37
M_B_RAS#
A16_RAS*
DQ35
M_B_DQ34
170
DQ36
169
M_B_DQ38
DQ37
114
183
M_B_DQ33
ACT*
DQ38
182
M_B_DQ36
DQ39
M_B_DQ41
143
195
PARITY
DQ40
M_B_DQ45
116
194
ALERT*
DQ41
DIMM0_CHB_EVENT#
134
207
M_B_DQ46
EVENT*
DQ42
DDR4_DRAMRST#
108
208
M_B_DQ43
RESET*
DQ43
191
M_B_DQ40
DQ44
DDR_VREFCA_CHB_DIMM
M_B_DQ44
164
190
VREFCA
DQ45
203
M_B_DQ42
DQ46
254
204
M_B_DQ47
SDA
DQ47
253
216
M_B_DQ55
SMB_CLK_R
SCL
DQ48
M_B_DQ48
215
010
DQ49
166
228
M_B_DQ49
SA2
DQ50
260
229
M_B_DQ51
3.3VS
SA1
DQ51
D03
256
211
M_B_DQ52
SA0
DQ52
212
M_B_DQ54
DQ53
M_B_DQ53
CHA_DIMM0=000
224
DQ54
225
M_B_DQ50
CHA_DIMM1=001
DQ55
92
237
M_B_DQ61
CB0_NC
DQ56
91
236
M_B_DQ62
CHB_DIMM0=010
CB1_NC
DQ57
M_B_DQ60
101
249
CB2_NC
DQ58
CHB_DIMM1=011
105
250
M_B_DQ58
CB3_NC
DQ59
88
232
M_B_DQ59
CB4_NC
DQ60
87
233
M_B_DQ57
CB5_NC
DQ61
M_B_DQ56
100
245
CB6_NC
DQ62
M_B_DQ63
104
246
CB7_NC
DQ63
12
13
M_B_DQS0
VDDQ
DM0*/DBI0*
DQS0_T
33
34
M_B_DQS1
DM1*/DBI1*
DQS1_T
M_B_DQS2
54
55
DM2*/DBI2*
DQS2_T
75
76
M_B_DQS3
DM3*/DBI3*
DQS3_T
178
179
M_B_DQS4
DM4*/DBI4*
DQS4_T
199
200
M_B_DQS5
DM5*/DBI5*
DQS5_T
M_B_DQS6
220
221
DM6*/DBI6*
DQS6_T
241
242
M_B_DQS7
DM7*/DBI7*
DQS7_T
96
97
DM8*/DBI8*
DQS8_T
11
M_B_DQS#0
DQS0_C
M_B_DQS#1
3.3VS
32
DQS1_C
53
M_B_DQS#2
VDDQ
DQS2_C
9,10,12,52
VTT_MEM
74
M_B_DQS#3
DQS3_C
9,10,12,52,57
2.5V
177
M_B_DQS#4
DQS4_C
M_B_DQS#5
198
DQS5_C
219
M_B_DQS#6
DQS6_C
240
M_B_DQS#7
DQS7_C
95
DQS8_C
162
S2*/C0
165
S3*/C1
C911
C916
D4AR0-26001-1P40
10u_6.3V_X5R_04
10u_6.3V_X5R_04
4
DIMM_DQ_CPU_VREF_B
6-86-24260-000
0402
C931
C891
0.1u_10V_X7R_04
0.1u_10V_X7R_04
3
2
1
VTT_MEM
J_DIMMB_1B
VDDQ
2.5V
163
258
VDD19
VTT
160
VDD18
159
VDD17
154
259
M_B_DQ[63:0]
4,12
VDD16
VPP2
153
257
VDD15
VPP1
148
VDD14
147
3.3VS
VDD13
142
VDD12
141
VDD11
136
255
VDD10
VDDSPD
135
VDD9
130
VDD8
129
C1433
VDD7
124
VDD6
123
0.1u_10V_X7R_04
VDD5
118
VDD4
117
VDD3
112
VDD2
111
VDD1
GND1
MT1
GND2
MT2
PLACE NEAR TO PIN
251
252
VSS
VSS
247
248
VSS
VSS
243
244
VSS
VSS
239
238
VSS
VSS
235
234
VSS
VSS
231
230
VSS
VSS
227
226
VSS
VSS
223
222
VSS
VSS
217
218
VSS
VSS
213
214
VSS
VSS
209
210
VSS
VSS
205
206
VSS
VSS
201
202
VSS
VSS
197
196
VSS
VSS
193
192
VSS
VSS
189
188
VSS
VSS
185
184
VSS
VSS
181
180
VSS
VSS
175
176
VSS
VSS
171
172
VSS
VSS
167
168
VSS
VSS
107
106
VSS
VSS
103
102
VSS
VSS
99
98
VSS
VSS
93
94
VSS
VSS
89
90
VSS
VSS
85
86
VSS
VSS
81
82
VSS
VSS
77
78
VSS
VSS
73
72
VSS
VSS
69
68
VSS
VSS
65
64
VSS
VSS
61
60
VSS
VSS
57
56
VSS
VSS
51
52
VSS
VSS
47
48
VSS
VSS
43
44
VSS
VSS
39
40
VSS
VSS
35
36
VSS
VSS
31
30
VSS
VSS
27
26
VSS
VSS
23
22
VSS
VSS
19
18
VSS
VSS
15
14
VSS
VSS
9
10
M_B_DQS[7:0]
4,12
VSS
VSS
5
6
VSS
VSS
1
2
VSS
VSS
D4AR0-26001-1P40
VDDQ
M_B_DQS#[7:0]
4,12
C1787
R390
1K_1%_04
*0.1u_10V_X7R_04
DIMM
C1745
R391
0.1u_10V_X7R_04
1K_1%_04
DDR_VREFCA_CHB_DIMM
DDR_VREFCA_CHB_DIMM
C1746
C1747
R402
1.8_1%_04
0.1u_10V_X7R_04
0.1u_10V_X7R_04
C642
0.022u_16V_X7R_04
! ! ! !!DMFWP!DP/
! ! ! !!DMFWP!DP/
! ! ! !!DMFWP!DP/
R397
Title
Title
Title
[11] DDR4 CHB SO-DIMM_0
[11] DDR4 CHB SO-DIMM_0
[11] DDR4 CHB SO-DIMM_0
24.9_1%_04
Size
Size
Size
Document Number
Document Number
Document Number
6-71-P65R0-D03
6-71-P65R0-D03
6-71-P65R0-D03
A3
A3
A3
P650RE
P650RE
P650RE
Date:
Date:
Date:
Monday, July 06, 2015
Monday, July 06, 2015
Monday, July 06, 2015
Sheet
Sheet
Sheet
2
1
D
D03
C1434
2.2u_6.3V_X5R_04
C
B
12
A
Rev
Rev
Rev
D03
D03
D03
11
11
11
of
of
of
79
79
79

Advertisement

Table of Contents
loading

Table of Contents