Ddr3 So-Dimm_0 - Clevo W547KU Service Manual

Table of Contents

Advertisement

DDR3 SO-DIMM_0

5
SO-DIMM B
D
[2,7]
M_A_A[15:0]
M_A_A0
M_A_A1
M_A_A2
M_A_A3
M_A_A4
M_A_A5
M_A_A6
M_A_A7
M_A_A8
Layout Note:
M_A_A9
M_A_A10
signal/space/signal:
M_A_A11
M_A_A12
7 / 5 / 7
M_A_A13
M_A_A14
M_A_A15
[2,7]
M_A_BS0
[2,7]
M_A_BS1
[2,7]
M_A_BS2
[2]
DIMM1_CS#0
[2]
DIMM1_CS#1
3.3VS
[2]
M_CLK_DDR2
[2]
M_CLK_DDR#2
[2]
M_CLK_DDR3
[2]
M_CLK_DDR#3
[2]
MEM1_CKE0
R24
[2]
MEM1_CKE1
C
4.7K_04
[2,7]
MEM_CAS#
[2,7]
MEM_RAS#
[2,7]
MEM_W E#
SA0_DIM1
[4,7]
SMB_CLK
[4,7]
SMB_DATA
[2]
DIMM1_ODT0
[2]
DIMM1_ODT1
[2,7]
MEM_DM[7:0]
MEM_DM0
MEM_DM1
MEM_DM2
MEM_DM3
MEM_DM4
MEM_DM5
MEM_DM6
MEM_DM7
[2,7]
M_A_DQS0
[2,7]
M_A_DQS1
[2,7]
M_A_DQS2
[2,7]
M_A_DQS3
[2,7]
M_A_DQS4
[2,7]
M_A_DQS5
[2,7]
M_A_DQS6
[2,7]
M_A_DQS7
B
[2,7]
M_A_DQS0#
[2,7]
M_A_DQS1#
[2,7]
M_A_DQS2#
[2,7]
M_A_DQS3#
[2,7]
M_A_DQS4#
[2,7]
M_A_DQS5#
[2,7]
M_A_DQS6#
[2,7]
M_A_DQS7#
VTT_MEM
C258
C259
C18
C19
*10u_6.3V_X5R_06
*1u_6.3V_X5R_04
1u_6.3V_X5R_04
1u_6.3V_X5R_04
DDR_V
C275
C276
C282
C53
10u_6.3V_X5R_06
10u_6.3V_X5R_06
*10u_6.3V_X5R_06
1u_6.3V_X5R_04
A
DDR_V
C55
C77
C79
C76
0.1u_10V_X5R_04
*0.1u_10V_X5R_04
0.1u_10V_X5R_04
*0.1u_10V_X5R_04
5
4
3
401
JDIMM1A
M_A_DQ[63:0]
[2,7]
M_A_DQ0
98
5
A0
DQ0
M_A_DQ1
97
7
A1
DQ1
M_A_DQ2
96
15
A2
DQ2
M_A_DQ3
95
17
A3
DQ3
M_A_DQ4
92
4
A4
DQ4
91
6
M_A_DQ5
A5
DQ5
M_A_DQ6
90
16
A6
DQ6
M_A_DQ7
86
18
A7
DQ7
89
21
M_A_DQ8
A8
DQ8
M_A_DQ9
85
23
A9
DQ9
M_A_DQ10
107
33
A10/AP
DQ10
84
35
M_A_DQ11
A11
DQ11
M_A_DQ12
83
22
A12/BC#
DQ12
M_A_DQ13
119
24
A13
DQ13
M_A_DQ14
80
34
A14
DQ14
78
36
M_A_DQ15
A15
DQ15
M_A_DQ16
39
DQ16
M_A_DQ17
109
41
BA0
DQ17
108
51
M_A_DQ18
BA1
DQ18
M_A_DQ19
79
53
BA2
DQ19
M_A_DQ20
114
40
S0#
DQ20
121
42
M_A_DQ21
S1#
DQ21
M_A_DQ22
101
50
CK0
DQ22
M_A_DQ23
103
52
CK0#
DQ23
M_A_DQ24
102
57
CK1
DQ24
104
59
M_A_DQ25
CK1#
DQ25
M_A_DQ26
73
67
CKE0
DQ26
M_A_DQ27
74
69
CKE1
DQ27
115
56
M_A_DQ28
CAS#
DQ28
M_A_DQ29
110
58
RAS#
DQ29
M_A_DQ30
113
68
WE#
DQ30
197
70
M_A_DQ31
SA0
DQ31
M_A_DQ32
201
129
SA1
DQ32
M_A_DQ33
202
131
SCL
DQ33
200
141
M_A_DQ34
SDA
DQ34
M_A_DQ35
143
DQ35
M_A_DQ36
116
130
ODT0
DQ36
M_A_DQ37
120
132
ODT1
DQ37
140
M_A_DQ38
DQ38
M_A_DQ39
11
142
DM0
DQ39
M_A_DQ40
28
147
DM1
DQ40
46
149
M_A_DQ41
DM2
DQ41
M_A_DQ42
63
157
DM3
DQ42
M_A_DQ43
136
159
DM4
DQ43
153
146
M_A_DQ44
DM5
DQ44
M_A_DQ45
170
148
DM6
DQ45
M_A_DQ46
187
158
DM7
DQ46
M_A_DQ47
160
DQ47
12
163
M_A_DQ48
DQS0
DQ48
M_A_DQ49
29
165
DQS1
DQ49
M_A_DQ50
47
175
CLOSE TO SO-DIMM1
DQS2
DQ50
64
177
M_A_DQ51
DQS3
DQ51
M_A_DQ52
137
164
DQS4
DQ52
M_A_DQ53
154
166
R53
1K_1%_04
DQS5
DQ53
DDR_V
171
174
M_A_DQ54
DQS6
DQ54
M_A_DQ55
188
176
DQS7
DQ55
M_A_DQ56
181
DQ56
M_A_DQ57
10
183
DQS0#
DQ57
M_A_DQ58
27
191
DQS1#
DQ58
M_A_DQ59
45
193
DQS2#
DQ59
M_A_DQ60
62
180
DQS3#
DQ60
135
182
M_A_DQ61
DQS4#
DQ61
M_A_DQ62
152
192
DQS5#
DQ62
M_A_DQ63
169
194
DQS6#
DQ63
186
CLOSE TO SO-DIMM_1
DQS7#
DDRRK-20401-TP8D
R90
1K_1%_04
DDR_V
DDR_V
C260
C272
+
*1u_6.3V_X5R_04
*220u_6.3V_6.3*6.3*4.2
C78
C37
C270
C281
*1u_6.3V_X5R_04
1u_6.3V_X5R_04
4.7u_6.3V_X5R_06
4.7u_6.3V_X5R_06
C75
C127
C36
C54
C40
C39
*0.1u_10V_X5R_04
0.01u_16V_X7R_04
0.01u_16V_X7R_04
180P_50V_NPO_04
0.22u_10V_Y5V_04
0.22u_10V_Y5V_04
4
3
2
1
JDIMM1B
DDR_V
75
44
VDD1
VSS16
76
48
VDD2
VSS17
81
49
VDD3
VSS18
82
54
VDD4
VSS19
87
55
VDD5
VSS20
88
60
VDD6
VSS21
93
61
VDD7
VSS22
94
65
VDD8
VSS23
99
66
VDD9
VSS24
100
71
VDD10
VSS25
105
72
VDD11
VSS26
106
127
VDD12
VSS27
111
128
VDD13
VSS28
112
133
VDD14
VSS29
117
134
VDD15
VSS30
118
138
VDD16
VSS31
123
139
VDD17
VSS32
124
144
3.3VS
VDD18
VSS33
145
20mils
VSS34
199
150
VDDSPD
VSS35
151
VSS36
C17
C16
77
155
NC1
VSS37
122
156
NC2
VSS38
1u_6.3V_X5R_04
*0.1u_16V_Y5V_04
125
161
NCTEST
VSS39
162
VSS40
198
167
[2,7]
MEM_EVENT#
EVENT#
VSS41
30
168
[2,7]
MEM_RESET#
RESET#
VSS42
172
VSS43
C165
1u_6.3V_X5R_04
173
VSS44
MVREF_DQB
C161
*0.1u_16V_Y5V_04
1
178
VREF_DQ
VSS45
126
179
VREF_CA
VSS46
184
VSS47
MVREF_DIM1
C43
1u_6.3V_X5R_04
185
VSS48
2
189
C46
*0.1u_16V_Y5V_04
VSS1
VSS49
3
190
VSS2
VSS50
8
195
VSS3
VSS51
9
196
VSS4
VSS52
13
VSS5
14
VSS6
19
VSS7
20
VSS8
25
VSS9
26
203
VSS10
VTT1
31
204
VSS11
VTT2
32
VSS12
37
GND1
VSS13
G1
38
GND2
VSS14
G2
43
VSS15
DDRRK-20401-TP8D
MVREF_DIM1
R55
C41
1K_1%_04
0.1u_10V_X5R_04
R88
*0_04
(0,
R396
*0_08
MVREF_DQB
R92
C156
1K_1%_04
0.1u_10V_X5R_04
[3,4,5,6,7,9,10,11,12,13,15,16,17,18,19,23]
3.3VS
[7,21]
VTT_MEM
[2,6,7,21]
DDR_V
! ! ! !!DMFWP!DP/
! ! ! !!DMFWP!DP/
! ! ! !!DMFWP!DP/
Title
Title
Title
[08] DDR3 SO-DIMM_0
[08] DDR3 SO-DIMM_0
[08] DDR3 SO-DIMM_0
Size
Size
Size
Document Number
Document Number
Document Number
6-71-W54K0-D02A
6-71-W54K0-D02A
6-71-W54K0-D02A
A3
A3
A3
W 54xKW -D02A
W 54xKW -D02A
W 54xKW -D02A
Date:
Date:
Date:
Thursday, September 12, 2013
Thursday, September 12, 2013
Thursday, September 12, 2013
Sheet
Sheet
Sheet
2
1
Schematic Diagrams
D
Sheet 8 of 28
DDR3 SO-DIMM_0
C
VTT_MEM
B
A
R e v
R e v
R e v
D02A
D02A
D02A
8
8
8
o f
o f
o f
28
28
28
DDR3 SO-DIMM_0 B - 9

Advertisement

Table of Contents
loading

This manual is also suitable for:

W548kuW549ku

Table of Contents