Vga Frame Buffer B - Clevo W370ET Service Manual

Hide thumbs Also See for W370ET:
Table of Contents

Advertisement

Schematic Diagrams

VGA Frame Buffer B

14,18
14
14
Sheet 17 of 55
VGA Frame Buffer
B
15,16, 18,19
14,18
B - 18 VGA Frame Buffer B
All manuals and user guides at all-guides.com
6. Frame Buffer Partition B - Lower Half
FBB_CMD[ 31: 0]
FBB_CLK0
FBB_CLK0#
14
FBB_D [31:0]
U13D
INS219767527
BGA1 70
C OM MON
NORM AL
FBB_D0
0
DQ0
16
1
FBB_D1
17
DQ1
2
FBB_D2
18
DQ2
FBB_D3
3
DQ3
19
FBB_D4
E4
4
DQ4
20
5
FBB_D5
E2
21
DQ5
FBB_D6
F 4
6
22
DQ6
FBB_D7
F 2
7
DQ7
23
C2
FBB_EDC0
EDC0
FBB_DBI0
D2
DBI0
A10
FBB_VREFD_L
VREFD
x32
x16
C498
A11
DQ8
NC
A13
DQ9
NC
B11
DQ10
NC
B13
DQ11
NC
E11
DQ12
NC
E13
GND
DQ13
NC
F11
DQ14
NC
F13
DQ15
NC
C13
GND
EDC1
G ND
D13
DBI1
NC
D4
W CK01
14
FBB_WCK01
D5
14
FBB_WCK01#
W CK01
K4G20325FD-FC04
14
FBB_WCK23
14
FBB_WCK23#
FBB_VREF_FET_L
D
Q14A
2
G
MTDN7002ZHS6R
GPIO10_FBVREF_ALTV
S
GND
FBB_CMD[ 31: 0]
14
FBB_D [31:0]
U3D
INS219767804
BGA1 70 _MIR R
C OM MON
MIRRO RED
x32
x16
DQ0
NC
DQ1
NC
DQ2
NC
T2
DQ3
N4
NC
DQ4
NC
N2
DQ5
NC
M4
DQ6
M2
NC
DQ7
NC
R2
EDC0
GND
NC
P2
DBI0
NC
V10
F BB_VREFD _L
VREFD
V11
8
FBB_D8
24
DQ8
FBB_D9
V13
9
DQ9
25
FBB_D10
T11
10
DQ10
26
FBB_D11
T13
11
DQ11
27
FBB_D12
N11
12
28
DQ12
FBB_D13
N13
13
DQ13
29
FBB_D14
M11
14
DQ14
30
M13
15
FBB_D15
31
DQ15
FBB_EDC1
R13
EDC1
FBB_DBI1
P13
DBI1
P4
W CK01
14
FBB_WCK01
P5
W CK01
14
FBB_WCK01#
K4G20325FD-FC04
14
FBB_WCK23
14
FBB_WCK23#
14
FBB_EDC[3:0]
FBB_EDC0
0
1
FBB_EDC1
2
FBB_EDC2
FBB_EDC3
3
14
FBB_DBI[3: 0]
FBB_DBI 0
0
FBB_DBI 1
1
2
FBB_DBI 2
3
FBB_DBI 3
12
15
5
0
8
U13A
10
INS219767947
11
BGA17 0
C OMM ON
2
1
NORM AL
3
FBB_D16
DQ16
4
FBB_D17
7
DQ17
FBB_D18
6
DQ18
FBB_D19
DQ19
FBVDDQ
9
FBB_D20
N11
DQ20
FBB_D21
N13
DQ21
FBB_D22
M11
DQ22
FBB_D23
M13
DQ23
R266
549_1%_04
R13
FBB_EDC2
13
EDC2
FBB_DBI2
P13
DBI2
14
V10
FBB_VREFD_L
VREFD
x32
x16
V4
DQ24
C62
R240
NC
V2
R239
DQ25
NC
T4
931_1%_04
R20
R21
DQ26
NC
T2
DQ27
40. 2_1%_04
40.2_1%_04
NC
N4
DQ28
NC
N2
DQ29
NC
M4
DQ30
NC
M2
DQ31
GND
GND
NC
0.100V
R2
C468
EDC3
NC
P2
DBI3
NC
0.01u_16V_X7R_04
P4
FBVDDQ
WCK23
P5
WCK23
K4G20325FD-FC04
GND
R231
549_1%_04
0.4
C36
R227
R226
931_1%_04
1.33K_1%_04
R23
R32
121_1%_04
1K_04
GND
GND
GND
GND
U3B
INS219766346
BGA17 0_ MIR R
C OMM ON
FBB_CMD12
12
RAS
15
FBB_CMD15
CAS
5
FBB_CMD5
W E
U3A
FBB_CMD0
0
CS
INS219767316
BGA17 0_ MIR R
J4
C OMM ON
8
FBB_CMD8
ABI
MIRRORED
FBB_CMD10
K4
10
A0_A10
x32
x16
FBB_CMD11
K5
11
A1_A9
K11
2
FBB_CMD2
DQ16
NC
A2_BA0
FBB_CMD1
K10
DQ17
1
A3_BA3
NC
FBB_CMD3
H11
DQ18
3
A4_BA2
NC
B13
4
FBB_CMD4
H10
DQ19
A5_BA1
E11
NC
FBB_CMD7
H5
DQ20
7
A6_A11
NC
E13
FBB_CMD6
H4
DQ21
6
A7_A8
NC
F11
9
FBB_CMD9
J5
DQ22
RFU_A12
F13
NC
DQ23
NC
C13
EDC2
G ND
D13
DBI2
NC
FBB_CMD13
J2
13
RESET
A10
FBB_VREFD_L
FBB_CMD14
J3
VREFD
14
CKE
A4
FBB_D24
DQ24
FBB_D25
A2
FBB_CLK0
J12
DQ25
CLK
FBB_D26
B4
FBB_CLK0#
J11
DQ26
CLK
FBB_D27
B2
DQ27
FBB_D28
E4
DQ28
FBB_D29
E2
DQ29
FBB_D30
F4
DQ30
F2
FBB_D31
DQ31
FBB_EDC3
C2
EDC3
FBB_DBI3
D2
DBI3
A5
NC_RFU_A5
D4
V5
WCK23
NC_RFU_V5
D5
WCK23
K4G20325FD-FC04
FBB_VREFC0
J14
VREFC
J13
FBB_ZQ1
ZQ
FBB_SEN0
J10
SEN
R22
K4G20325FD-FC04
121_1%_04
GN D
FBVDDQ _MEM Decaps:
FBVDD Decaps:
1x 0805 10uF
1x 0805 10uF
4x 0603 1.0uF
4x 0603 1.0uF
FBVDDQ
6x 0402 0.1uF
C473
C77
C67
C488
10u_6.3V_X5R_06
1u_6.3V_X5R_04
1u_6.3V_X5R_04
1u_6. 3V_X5R_04
U13B
INS219768508
BGA17 0
C OMM ON
FBB_CMD12
RAS
FBB_CMD15
GND
CAS
FBB_CMD5
WE
FBB_CMD0
CS
FBVDDQ
FBB_CMD8
J4
ABI
H4
FBB_CMD10
A0_A10
FBB_CMD11
H5
A1_A9
FBB_CMD2
H11
C469
C81
C471
C 472
A2_BA0
FBB_CMD1
H10
A3_BA3
K11
FBB_CMD3
0.1u_10V_X7R_04
0. 1u_10V_X7R_04
0. 1u_10V_X7R_04
0.1u_10V_X7R_04
A4_BA2
FBB_CMD4
K10
A5_BA1
FBB_CMD7
K5
A6_A11
K4
FBB_CMD6
A7_A8
FBB_CMD9
J5
RFU_A12
GND
J2
FBB_CMD13
FBVDDQ
RESET
FBB_CMD14
J3
CKE
J12
CLK
J11
CLK
C41
C42
C43
C56
10u_6.3V_X5R_06
1u_6.3V_X5R_04
1u_6.3V_X5R_04
1u_6. 3V_X5R_04
A5
NC_RFU_A5
V5
GND
NC_RFU_V5
FBVDDQ
FBVDDQ
C59
C481
C513
C46
0.1u_10V_X7R_04
0. 1u_10V_X7R_04
0. 1u_10V_X7R_04
0.1u_10V_X7R_04
J14
FBB_VREFC0
VREFC
FBB_ZQ0
J13
ZQ
J10
FBB_SEN0
SEN
GND
GND
K4G20325FD-FC04
FBVDDQ
U13C
INS219766667
BGA17 0
U3C
C OMM ON
INS219765212
R43
Normal
BGA17 0_ MIR R
1K_04
C OM MON
FBB_SOE0
J1
Mirrored
MF_VSS/SOE*
add 1k to VSS
J1
FBB_SOE1
B10
SOE*/MF_VDD
VSS
R49
B5
add 1k to VDD
VSS
B10
C10
D10
1K_04
VSS
VDD
VSS
B5
C5
G10
VSS
VDD
VSS
D10
D11
G5
VSS
VDD
VSS
G10
G1
H1
VSS
VDD
VSS
G5
G11
H14
VSS
VDD
VSS
H1
G14
K1
VSS
VDD
VSS
H14
G4
GND
K14
VSS
VDD
VSS
K1
L1
L10
VSS
VDD
VSS
K14
L11
L5
VSS
VDD
VSS
L10
L14
P10
VSS
VDD
VSS
L5
L4
T10
VSS
VDD
VSS
P10
P11
T5
VSS
VDD
VSS
T10
R10
VSS
VDD
T5
R5
FBVDDQ
A1
VSS
VDD
VSSQ
A12
VSSQ
A1
B1
A14
VSSQ
VDDQ
VSSQ
A12
B12
A3
VSSQ
VDDQ
VSSQ
A14
B14
C1
VSSQ
VDDQ
VSSQ
A3
B3
C11
VSSQ
VDDQ
VSSQ
C1
D1
C12
VSSQ
VDDQ
VSSQ
C11
D12
C14
VSSQ
VDDQ
VSSQ
C12
D14
C3
VSSQ
VDDQ
VSSQ
C14
D3
C4
VSSQ
VDDQ
VSSQ
C3
E10
E1
VSSQ
VDDQ
VSSQ
C4
E5
E12
VSSQ
VDDQ
VSSQ
E1
F1
E14
VSSQ
VDDQ
VSSQ
E12
F12
E3
VSSQ
VDDQ
VSSQ
E14
F14
F10
VSSQ
VDDQ
VSSQ
E3
F3
F5
VSSQ
VDDQ
VSSQ
F10
G13
H13
VSSQ
VDDQ
VSSQ
F5
G2
H2
VSSQ
VDDQ
VSSQ
H13
H12
K13
VSSQ
VDDQ
VSSQ
H2
H3
K2
VSSQ
VDDQ
VSSQ
K13
K12
M10
VSSQ
VDDQ
VSSQ
K2
K3
M5
VSSQ
VDDQ
VSSQ
M10
L13
N1
VSSQ
VDDQ
VSSQ
M5
L2
N12
VSSQ
VDDQ
VSSQ
N1
M1
N14
VSSQ
VDDQ
VSSQ
N12
M12
N3
VSSQ
VDDQ
VSSQ
N14
M14
R1
VSSQ
VDDQ
VSSQ
N3
M3
R11
VSSQ
VDDQ
VSSQ
R1
N10
R12
VSSQ
VDDQ
VSSQ
R11
N5
R14
VSSQ
VDDQ
VSSQ
R12
P1
R3
VSSQ
VDDQ
VSSQ
R14
P12
R4
VSSQ
VDDQ
VSSQ
R3
P14
V1
VSSQ
VDDQ
VSSQ
R4
P3
V12
VSSQ
VDDQ
VSSQ
V1
T1
V14
VSSQ
VDDQ
VSSQ
V12
T12
V3
VSSQ
VDDQ
VSSQ
V14
T14
VSSQ
VDDQ
V3
T3
K4G20325FD-FC04
VSSQ
VDDQ
K4G20325FD-FC04
GND
GND
14,15,16,18,41
F BVDDQ
C45
1u_6. 3V_X5R_04
C40
C39
0.1u_10V_X7R_04
0.1u_10V_X7R_04
C37
1u_6. 3V_X5R_04
C535
C520
0.1u_10V_X7R_04
0.1u_10V_X7R_04
FBVDDQ
C10
VDD
C5
VDD
D11
VDD
G1
VDD
G11
VDD
G14
VDD
G4
VDD
L1
VDD
L11
VDD
L14
VDD
L4
VDD
P11
VDD
R10
VDD
R5
FBVDDQ
VDD
B1
VDDQ
B12
VDDQ
B14
VDDQ
B3
VDDQ
D1
VDDQ
D12
VDDQ
D14
VDDQ
D3
VDDQ
E10
VDDQ
E5
VDDQ
F 1
VDDQ
F 12
VDDQ
F 14
VDDQ
F 3
VDDQ
G13
VDDQ
G2
VDDQ
H12
VDDQ
H3
VDDQ
K12
VDDQ
K3
VDDQ
L13
VDDQ
L2
VDDQ
M1
VDDQ
M12
VDDQ
M14
VDDQ
M3
VDDQ
N10
VDDQ
N5
VDDQ
P1
VDDQ
P12
VDDQ
P14
VDDQ
P3
VDDQ
T1
VDDQ
T12
VDDQ
T14
VDDQ
T3
VDDQ

Advertisement

Table of Contents
loading

Table of Contents