Memory Maps; Functional Block Diagram - Texas Instruments TMS320F2809 Data Manual

Digital signal processors
Table of Contents

Advertisement

www.ti.com
3.1

Memory Maps

A.
Memory blocks are not to scale.
B.
Peripheral Frame 0, Peripheral Frame 1, and Peripheral Frame 2 memory maps are restricted to data memory only.
User program cannot access these memory maps in program space.
C.
Protected means the order of Write followed by Read operations is preserved rather than the pipeline order.
D.
Certain memory ranges are EALLOW protected against spurious writes after configuration.
Copyright © 2003–2012, Texas Instruments Incorporated
Product Folder Link(s):
Block Start
Address
0x00 0000
0x00 0040
0x00 0400
0x00 0800
Peripheral Frame 0
É É É É É É
0x00 0D00
PIE Vector − RAM
É É É É É É
(Enabled if ENPIE = 1)
0x00 0E00
É É É É É É
0x00 6000
É É É É É É
Peripheral Frame 1
(protected)
0x00 7000
Peripheral Frame 2
(protected)
0x00 8000
É É É É É É É É É É
0x00 9000
É É É É É É É É É É
0x00 A000
É É É É É É É É É É
0x00 C000
É É É É É É É É É É
É É É É É É É É É É
É É É É É É É É É É
É É É É É É É É É É
É É É É É É É É É É
0x3D 7800
É É É É É É É É É É
É É É É É É É É É É
É É É É É É É É É É
0x3D 7C00
É É É É É É É É É É
0x3D 8000
0x3F 7FF8
0x3F 8000
0x3F 9000
É É É É É É É É É É
0x3F A000
É É É É É É É É É É
É É É É É É É É É É
0x3F C000
É É É É É É É É É É
0x3F F000
0x3F FFC0
Figure 3-2. F2809 Memory Map
Submit Documentation Feedback
TMS320F2809 TMS320F2808 TMS320F2806 TMS320F2802 TMS320F2801 TMS320C2802
TMS320C2801 TMS320F28016 TMS320F28015
TMS320F2809, TMS320F2808, TMS320F2806
TMS320F2802, TMS320F2801, TMS320C2802
TMS320C2801, TMS320F28016, TMS320F28015
SPRS230N – OCTOBER 2003 – REVISED MAY 2012
Prog Space
Data Space
M0 Vector − RAM (32 x 32)
(Enabled if VMAP = 0)
É É É É É
M0 SARAM (1K y 16)
É É É É É
M1 SARAM (1K y 16)
É É É É É
É É É É É
Reserved
(256 x 16)
É É É É É
É É É É É
É É É É É
É É É É É
Reserved
É É É É É
É É É É É
É É É É É
Reserved
É É É É É
L0 SARAM (0-wait)
(4K y 16, Secure Zone, Dual-Mapped)
L1 SARAM (0-wait)
(4K y 16, Secure Zone, Dual-Mapped)
H0 SARAM (0-wait)
(8K y 16, Dual-Mapped)
Reserved
OTP
(1K y 16, Secure Zone)
Reserved
FLASH
(128K y 16, Secure Zone)
128-bit Password
L0 SARAM (0-wait)
(4K y 16, Secure Zone, Dual-Mapped)
L1 SARAM (0-wait)
(4K y 16, Secure Zone, Dual-Mapped)
H0 SARAM (0-wait)
(8K y 16, Dual-Mapped)
Reserved
Boot ROM (4K y 16)
Vectors (32 y 32)
(enabled if VMAP = 1, ENPIE = 0)
Functional Overview
25

Advertisement

Table of Contents
loading

Table of Contents