Ddr3 So-Dimm_0 - Clevo W340EU Service Manual

Table of Contents

Advertisement

Schematic Diagrams

DDR3 SO-DIMM_0

M_A_CLK_DDR0
M_A_CLK_DDR1
Sheet 9 of 42
DDR3 SO-DIMM_0
VTT_MEM
C134
*1u_6.3V_X5R_04
1.5V
D 04
C574
*22u_6.3V_X5R_08
1.5V
C109
0.1u_10V_X5R_04
B - 10 DDR3 SO-DIMM_0
SO-DIMM A
CHANGE TO STANDARD
JDIMM2A
[4]
M_A_A[15:0]
M_A_A0
98
97
A0
M_A_A1
A1
M_A_A2
96
A2
M_A_A3
95
A3
M_A_A4
92
91
A4
M_A_A5
A5
90
C80
*10p_50V_NPO_04
M_A_A6
A6
M_A_CLK_DDR#0
M_A_A7
86
A7
M_A_A8
89
A8
C78
*10p_50V_NPO_04
M_A_A9
85
107
A9
M_A_CLK_DDR#1
M_A_A10
A10/AP
M_A_A11
84
A11
M_A_A12
83
A12/BC#
M_A_A13
119
80
A13
M_A_A14
A14
M_A_A15
78
A15
109
[4]
M_A_BS0
108
BA0
[4]
M_A_BS1
BA1
79
[4]
M_A_BS2
BA2
114
[4]
M_A_CS#0
S0#
121
[4]
M_A_CS#1
101
S1#
[4]
M_A_CLK_DDR0
103
CK0
[4]
M_A_CLK_DDR#0
CK0#
102
[4]
M_A_CLK_DDR1
CK1
104
[4]
M_A_CLK_DDR#1
CK1#
73
[4]
M_A_CKE0
74
CKE0
[4]
M_A_CKE1
CKE1
115
[4]
M_A_CAS#
CAS#
110
[4]
M_A_RAS#
RAS#
113
[4]
M_A_W E#
WE#
SA0_DIM0
197
SA0
SA1_DIM0
201
SA1
202
[10,14]
SMB_CLK
SCL
200
[10,14]
SMB_DATA
3.3VS
SDA
116
[4]
M_A_ODT0
ODT0
120
[4]
M_A_ODT1
ODT1
RN4
10K_8P4R_04
11
1
8
28
DM0
SA1_DIM1
SA1_DIM1
[10]
DM1
2
7
46
SA0_DIM1
SA0_DIM1
[10]
DM2
3
6
SA1_DIM0
63
DM3
4
5
SA0_DIM0
136
153
DM4
DM5
170
DM6
187
DM7
[4]
M_A_DQS[7:0]
M_A_DQS0
12
29
DQS0
M_A_DQS1
DQS1
M_A_DQS2
47
DQS2
M_A_DQS3
64
DQS3
M_A_DQS4
137
154
DQS4
M_A_DQS5
DQS5
M_A_DQS6
171
DQS6
M_A_DQS7
188
DQS7
[4]
M_A_DQS#[7:0]
10
M_A_DQS#0
DQS0#
27
M_A_DQS#1
DQS1#
M_A_DQS#2
45
DQS2#
M_A_DQS#3
62
DQS3#
M_A_DQS#4
135
DQS4#
152
M_A_DQS#5
DQS5#
M_A_DQS#6
169
DQS6#
M_A_DQS#7
186
DQS7#
DDRSK-20401-TR5B
PCB Footprint = ddr3_sodimm_204p_std_h52
D 04
12/15
C136
C135
C137
C144
C570
*1u_6.3V_X5R_04
*1u_6.3V_X5R_04
*1u_6.3V_X5R_04
10u_6.3V_X5R_06
4.7u_6.3V_X5R_06
C575
C70
C64
C58
C86
*22u_6.3V_X5R_08
10u_6.3V_X5R_06
10u_6.3V_X5R_06
10u_6.3V_X5R_06
1u_6.3V_X5R_04
C108
C93
C87
C74
C66
0.1u_10V_X5R_04
0.1u_10V_X5R_04
0.1u_10V_X5R_04
0.1u_10V_X5R_04
0.1u_10V_X5R_04
M_A_DQ[63:0]
[4]
5
M_A_DQ0
DQ0
7
M_A_DQ1
DQ1
15
M_A_DQ2
DQ2
17
M_A_DQ3
DQ3
4
M_A_DQ4
DQ4
6
M_A_DQ5
DQ5
16
M_A_DQ6
DQ6
18
M_A_DQ7
DQ7
21
M_A_DQ8
DQ8
23
M_A_DQ9
DQ9
33
M_A_DQ10
DQ10
35
M_A_DQ11
DQ11
22
M_A_DQ12
DQ12
24
M_A_DQ13
3.3VS
DQ13
34
M_A_DQ14
DQ14
36
M_A_DQ15
DQ15
39
M_A_DQ16
DQ16
41
M_A_DQ17
C132
DQ17
51
M_A_DQ18
DQ18
53
M_A_DQ19
1u_6.3V_X5R_04
DQ19
40
M_A_DQ20
DQ20
42
M_A_DQ21
DQ21
50
M_A_DQ22
DQ22
52
M_A_DQ23
DQ23
57
M_A_DQ24
DQ24
59
M_A_DQ25
DQ25
67
M_A_DQ26
3.3VS
DQ26
69
M_A_DQ27
DQ27
56
M_A_DQ28
DQ28
58
M_A_DQ29
DQ29
68
M_A_DQ30
[10]
TS#_DIMM0_1
DQ30
70
M_A_DQ31
DQ31
[3,10]
DDR3_DRAMRST#
129
M_A_DQ32
DQ32
131
M_A_DQ33
DQ33
141
M_A_DQ34
DQ34
143
M_A_DQ35
MVREF_DQ_DIMMA
DQ35
130
M_A_DQ36
DQ36
132
M_A_DQ37
DQ37
140
M_A_DQ38
DQ38
142
M_A_DQ39
MVREF_DIM0
DQ39
147
M_A_DQ40
DQ40
149
M_A_DQ41
DQ41
157
M_A_DQ42
DQ42
159
M_A_DQ43
DQ43
146
M_A_DQ44
D 04
DQ44
148
M_A_DQ45
DQ45
158
M_A_DQ46
1.5V
DQ46
RN21
160
M_A_DQ47
DQ47
163
M_A_DQ48
8
1
MVREF_DQ_DIMMB
DQ48
165
7
2
M_A_DQ49
DQ49
175
M_A_DQ50
6
3
DQ50
1.5V
177
M_A_DQ51
MVREF_DQ_DIMMA
5
4
DQ51
164
M_A_DQ52
DQ52
166
M_A_DQ53
1K_8P4R_04
DQ53
174
M_A_DQ54
DQ54
176
M_A_DQ55
1.5V
DQ55
RN22
181
M_A_DQ56
DQ56
183
8
1
M_A_DQ57
MVREF_DIM0
DQ57
191
7
2
M_A_DQ58
DQ58
193
M_A_DQ59
6
3
DQ59
MVREF_DIM1
180
M_A_DQ60
5
4
DQ60
182
M_A_DQ61
DQ61
192
M_A_DQ62
1K_8P4R_04
DQ62
194
M_A_DQ63
DQ63
Processor
R15
*0_04
Sandy Bridge/Ivy Bridge Stuff R15
Sandy Bridge Only Unstuffed R15
Q6
*AO3402L
S
D
D 04
12/15
[6]
VREF_CH_A_DIMM
C571
4.7u_6.3V_X5R_06
R14
*1K_1%_04
C102
C61
C99
C62
1u_6.3V_X5R_04
1u_6.3V_X5R_04
1u_6.3V_X5R_04
1u_6.3V_X5R_04
C63
C90
C57
C73
C576
0.1u_10V_X5R_04
0.1u_10V_X5R_04
0.1u_10V_X5R_04
0.1u_10V_X5R_04
*22u_6.3V_X5R_08
JDIMM2B
1.5V
75
44
VDD1
VSS16
76
48
VDD2
VSS17
81
49
VDD3
VSS18
82
54
VDD4
VSS19
87
55
88
VDD5
VSS20
60
VDD6
VSS21
93
61
VDD7
VSS22
94
65
VDD8
VSS23
99
66
100
VDD9
VSS24
71
20mils
VDD10
VSS25
105
72
VDD11
VSS26
106
127
VDD12
VSS27
C133
111
128
112
VDD13
VSS28
133
VDD14
VSS29
117
134
0.1u_10V_X5R_04
VDD15
VSS30
118
138
VDD16
VSS31
123
139
124
VDD17
VSS32
144
VDD18
VSS33
145
VSS34
199
150
VDDSPD
VSS35
151
VSS36
77
155
122
NC1
VSS37
156
NC2
VSS38
125
161
R99
*10K_04
NCTEST
VSS39
162
VSS40
198
167
EVENT#
VSS41
30
168
RESET#
VSS42
172
VSS43
173
C28
1u_6.3V_X5R_04
VSS44
C27
0.1u_10V_X5R_04
1
178
126
VREF_DQ
VSS45
179
VREF_CA
VSS46
184
VSS47
185
R22
*0_04
VSS48
2
189
VSS1
VSS49
3
190
8
VSS2
VSS50
195
C107
1u_6.3V_X5R_04
VSS3
VSS51
9
196
C106
0.1u_10V_X5R_04
VSS4
VSS52
13
VSS5
14
19
VSS6
VSS7
20
VTT_MEM
VSS8
25
VSS9
26
203
VSS10
VTT1
31
204
[10]
32
VSS11
VTT2
VSS12
37
GND1
VSS13
G1
38
GND2
VSS14
G2
43
VSS15
DDRSK-20401-TR5B
PCB Footprint = ddr3_sodimm_204p_std_h52
[10]
CLOSE TO JDIMM2
MVREF_DQ_DIMMA
DRAMRST_CNTRL
[3,10,14]
[3,6,10,20,31,33]
1.5V
[10,33]
VTT_MEM
[3,10,11,12,13,14,15,16,17,18,19,20,23,24,25,27,28,29,30,31,36]
3.3VS
C577
D04
*22u_6.3V_X5R_08

Advertisement

Table of Contents
loading

This manual is also suitable for:

W345eu

Table of Contents