Figure 9.1-10. Pmld4303A/ Pmld4303D/ Pmld4264B/ Pmld4264E Memory Schematic - Motorola XTS 2500 Service Manual

Hide thumbs Also See for XTS 2500:
Table of Contents

Advertisement

VHF Schematics, Board Overlays, and Parts Lists
BURSTCLK
Burst Clock
LBA
Load Burst Address
ECB
(End Current Burst / Wait)*
EB0
Enable Bytes 0*
EB1
Enable Bytes 1*
OE
Output Enable*
Chip Select 1*
CS2
R15
CS0
0
A0
R12
R11
A0
CS1
NC
1
A1
T13
T14
A1
CS2
2
A2
M10
N12
A2
CS3
3
T12
R14
A3
A3
CS4
NC
4
P13
T11
A4
A4
CS5
NC
5
A5
M9
N11
A5
R_W*
6
A6
P10
A6
7
A7
P12
A7
8
A8
N9
P7
A8
D0
9
A9
R10
N7
*U800-1*
A9
D1
10
P9
M7
A10
A10
D2
11
L10
T6
A11
EIM_BLOCK
A11
D3
12
A12
T10
R6
A12
D4
13
A13
R9
T5
A13
D5
14
A14
L9
R5
PATRIOT
A14
D6
15
A15
K9
P5
A15
D7
16
J9
EIM MODULE
N5
A16
A16
D8
17
L8
T4
A17
A17
D9
18
M8
J8
A18
A18
D10
19
A19
N8
R4
A19
D11
20
A20
K8
P4
A20
D12
21
A21
L7
N4
A21
D13
22
T7
T3
A22_PA1_DSP_DBG_XDW
D14
23
R7
R3
A23_PA0_DSP_DBG_YDW
D15
6816985H01-F
Chip Select 2*
Chip Select 3*
Chip Select 4*
Chip Select 5
R_W*
Read / Write*
CR800
V1.875
TP_CS0
TEST_POINT
R812
100K
1
0
2
D0
1
3
D1
2
4
D2
3
5
D3
4
6
D4
5
7
D5
6
8
D6
7
9
D7
8
10
D8
9
11
D9
10
12
D10
11
13
D11
12
14
D12
13
15
D13
14
16
D14
15
17
D15
18
19
20
21
22
23
R814
For future upgrade
DATA(15:0)
ADDR(23:0)
V1.875
V1.875
C830
0.1uF
CR801
C817
C850
0.1uF
0.1uF
B4
CLK
CS0
E7
EN_CE
F8
EN_OE
C5
EN_WE
D6
WP
C4
Chip Enable*
ADV
B5
D3
Write Enable*
RESET
WAIT
Intel 8MB Flash
E8
A0
*U803*
0
D8
F7
A1
D0
1
C8
E6
A2
D1
2
B8
E5
A3
D2
3
A8
G5
A4
D3
4
B7
E4
A5
D4
5
A7
G3
A6
D5
6
C7
E3
A7
D6
7
A2
G1
A8
D7
8
B2
G7
A9
D8
9
C2
F6
A10
D9
10
A1
F5
A11
D10
11
B1
F4
A12
D11
12
C1
D5
A13
D12
13
D2
F3
A14
D13
14
D1
F2
A15
D14
15
D4
E2
A16
D15
B6
A17
A6
A18
C6
A19
B3
A20
C3
A21
0
NP
D7
A22

Figure 9.1-10. PMLD4303A/ PMLD4303D/ PMLD4264B/ PMLD4264E Memory Schematic

V1.875
R813
0
C818
0.1uF
0
A1
B6
EN_BLE
IO0
1
Byte Low Enable*
A2
C5
EN_OE
IO1
2
Output Enable*
B2
C6
EN_BHE
IO2
3
B5
D5
Byte High Enable*
CS2
EN_CE
IO3
4
G5
E5
EN_WE
IO4
5
F5
IO5
6
A6
F6
CE2
IO6
1
7
A3
G6
A0
IO7
2
8
A4
B1
A1
IO8
3
9
A5
C1
A2
IO9
4
10
B3
C2
A3
IO10
5
11
B4
D2
U804
A4
IO11
6
12
C3
E2
A5
IO12
7
13
C4
F2
A6
IO13
8
14
D4
F1
A7
IO14
9
15
H2
G1
A8
IO15
10
H3
A9
11
H4
A10
12
H5
E3
A11
DNU
13
G3
G2
A12
NC1
14
G4
H6
A13
NC2
15
F3
A14
16
F4
A15
17
E4
A16
18
D3
A17
H1
A18
CYPRESS 1MB RAM
R815
19
0
0
9.1-11
RESET
OPT_B+_VPP
Parallel Display Signals
CS3
R_W*
EIM_DATA(7:0)
0
1
0
EIM_A0
2
1
3
2
4
3
5
4
6
5
7
6
7
February 14, 2012

Hide quick links:

Advertisement

Table of Contents

Troubleshooting

loading

Table of Contents