Philips LC9.3L Service Manual page 32

Table of Contents

Advertisement

32
LC9_3L
V
= +12 V
S
USB2.0
Regulator
5.0 V
+/−0.25 V
7.3
Front-end
Veja figura 7-5 para arquitetura front-end.
VA1G5BF8010
RF_SW
GAIN_SW
BB(5 V)
B1(5 V)
AFT
SIF_OUT
VIDEO_OUT
B2(2.5 V)
B3(3.3 V)
B4(1.2 V)
SYRSTN
SDA
SCL
RSEORF
SBYTE
SPBVAL
SRDT
SRCK
Abaixo encontramos uma explanação dos sinais que são usados:
RF_SW: chaveando sinal entre o cabo e a antena:
- 0 V: antena
- 3V3: cabo
GAIN_SW: Amplificador Baixo-Ruído (LNA)
- "On": antena "ligado"
- "Off": cabo "desligado"
AFT: Sintonia Fina de Frequência; apenas para uso analógico
SIF_OUT: canal analógico para áudio
VIDEO_OUT: canal analógico para vídeo
SYRSTN: tuner para reset
8.0 V +/−0.40 V
Regulator
1.05 V +/−0.05 V
DCDC
1.83 V +/−0.05 V
3.34 V +/−0.16 V
DCDC
5.25 V +/−0.26 V
Regulator
coil
5.20 V
2.50 V
+/−0.26 V
+/−0.12 V
TunerCircuitry
Figura 7-4 Arquitetura
+5 V TUN_DIGITAL
+2V5_SW
+3V3_SW
+1V2_SW
I
2
C
Transport
Figura 7-5 Arquitetura Front-end
GDDR3 × 2
Regulator
1.25 V +/-0.06 V
ADIN
Transistor
Buffer
AUDIO IN
MT5392
VIDEO IN
Stream
SDA/SCL: comunicação entre tuner e MT5392
SBYTE: entradas de canal digital para fluxo transporte
SPBVAL: entradas de canal digital para fluxo transporte
SRDT: entradas de canal digital para fluxo transporte
SRCK: entradas de canal digital para fluxo transporte
EEPROM
MT5392
NVM
Flash
HDMIMUX
GPIO
MT5392
Transport
stream
Input
I
2
C

Advertisement

Table of Contents
loading

Table of Contents