Sony DSR-300P Service Manual page 33

Vol. 2 (1st edition)
Hide thumbs Also See for DSR-300P:
Table of Contents

Advertisement

CXD8608R (SONY)
C-MOS DIGITAL ENCODE/DECODE
—TOP VIEW—
76
77
78
V
DDS
79
80
GND
81
82
83
84
85
86
87
88
89
90
GND
91
V
DD
92
93
94
95
96
97
98
99
100
PIN
PIN
PIN
I/O
SIGNAL
I/O
SIGNAL
NO.
NO.
NO.
1
I
TMODE
26
O
RDT
51
2
I
SD
27
I
DORZ
52
3
V
28
V
53
DD
DD
4
I
RTST
29
I
TDON
54
5
O
FERR
30
I
DRET
55
6
GND
31
I
EACT0
56
7
I
PH1
32
I
EACT1
57
8
I
HRED
33
I
EASEL
58
9
I
SRED
34
I
EQNM0
59
10
I
RMTH2
35
I
EQNM1
60
11
I
RMTH1
36
I
EQNM2
61
12
I
RMTH0
37
I
EQNM3
62
13
I
PMTH1
38
I
EQSEL
63
14
I
PMTH0
39
I/O
TBP
64
15
GND
40
GND
65
16
I
IMA
41
I/O
TDT0
66
17
I
ATH1
42
I/O
TDT1
67
18
I
ATH0
43
I/O
TDT2
68
19
I
RMOD
44
I/O
TDT3
69
20
I
DIG
45
I/O
TDT4
70
21
I
FSTA
46
I/O
TDT5
71
22
GND
47
I/O
TDT6
72
23
NC
48
I/O
TDT7
73
24
NC
49
I/O
TDT8
74
25
NC
50
I/O
TDT9
75
DSR-300/P(J,E)/V2
50
49
48
47
46
45
44
43
42
41
GND
40
39
38
37
36
35
34
33
32
31
30
29
V
28
DD
27
26
PIN
I/O
SIGNAL
I/O
SIGNAL
NO.
GND
76
I
TRCK
GND
77
I
CIBUP
V
78
V
DD
DDS
I/O
DDT0
79
I
TTCK
I/O
DDT1
80
GND
I/O
DDT2
81
I/O
VDT7
I/O
DDT3
82
I/O
VDT6
I/O
DDT4
83
I/O
VDT5
I/O
DDT5
84
I/O
VDT4
I/O
DDT6
85
I/O
VDT3
I/O
DDT7
86
I/O
VDT2
I/O
DDT8
87
I/O
VDT1
I/O
DDT9
88
I/O
VDT0
I/O
DDT10
89
I/O
VBUP
GND
90
GND
I/O
DDT11
91
V
DD
RST
I/O
DDT12
92
I
PS
I/O
DDT13
93
I
I/O
DDT14
94
I
REC
I/O
DDT15
95
I
TRST
O
DOBUP
96
I
TCK
I
DIBUP
97
I
TMS
GND
98
O
TDO
NC
99
I
TDI
NC
100
I
SMODE
INPUT
ATH1, ATH0
: ACTIVITY THRESHOLD
CIBUP
: PB BUP
DIBUP
: BUP
DIG
: DIGEST MODE
DORZ
: TEST DATA SELECT
DRET
: DCT RETURN
EACT0, EACT1
: EXTERNAL ACTIVITY
EASEL
: EXTERNAL ACTIVITY ENABLE
EQNM0 - EQNM3
: EXTERNAL Q-NUMBER
EQSEL
: EXTERNAL Q-NUMBER ENABLE
FSTA
: 3-PASS CUT MODE
HRED
: RED DETECT (HD)
IMA
: IMPACT
PH1
: PHASE-1 COMPATIBLE MODE
PMTH0, PMTH1
: PB MOTION THRESHOLD
PS
: POWER SAVE
REC
: REC/PB SELECT (H : REC, L : PB)
RMOD
: ROUND MODE
RMTH0 - RMTH2
: REC MOTION THRESHOLD
RST
: SYSTEM RESET
RTST
: RAM TEST
SD
: MODE SETTING
SMODE
: FOR TEST
SRED
: RED DETECT (SD)
TCK
: JTAG CLOCK
TDI
: JTAG DATA
TDON
: TEST DATA OUTPUT ON
TMODE
: FOR TEST
TMS
: JTAG MODE SET
TRCK
: CLOCK (18 MHz)
TRST
: JTAG RESET
TTCK
: CLOCK (HD : 24 MHz, SD : 18 MHz)
OUTPUT
DOBUP
: BUP
FERR
: FRAMING ERROR
RDT
: RED DETECT FLAG
TDO
: JTAG DATA
INPUT/OUTPUT
DDT0 - DDT15
: DATA (D1/SFY SIDE)
TBP
: TEST DATA BUP
TDT0 - TDT9
: TEST DATA
VBUP
: BUP (V1 SIDE)
VDT0 - VDT7
: DATA (V1 SIDE)
CXD8525N-E2 (SONY)
4-LINE SERIAL/IIC BUS CONVERTER
—TOP VIEW—
CSB
1
V
20
DD
1
4
DTS
2
19
SDA
2
6
DTM
3
18
SCL
11
12
TEST4
SCKB
4
17
7
13
BUSY
5
16
TEST3
14
15
RSTB
6
15
TEST2
16
TEST1
MODE2
7
14
EXCLK
8
13
TEST0
OSC2
9
12
MODE1
GND
MODE0
10
11
8
9
EXCLK
OSC2
18
CSB
SCL
19
SCKB
SDA
3
DTS
DTM
5
RSTB
BUSY
17
MODE0
TEST4
MODE1
MODE2
TEST0
TEST1
TEST2
TEST3
9-25
IC

Hide quick links:

Advertisement

Table of Contents
loading

This manual is also suitable for:

Ca-wr855Dsr-300Dsbk-301

Table of Contents