Denon AVR-3311CI Service Manual page 130

Av surround receiver
Hide thumbs Also See for AVR-3311CI:
Table of Contents

Advertisement

A
B
C
1
2
IPSCL
IPSCL
IPSDA
IPSDA
3
DGND
DV1.0V
DV1.8V
DV3.3V
4
HSCL
HSDA
ABT_RST
ABT_RST
INPUTVCLK
A16
INPUTVCLK
INPUTHSN
B16
INPUTHSN
C15
INPUTVSN
INPUTVSN
INPUTDE
A15
INPUTDE
INPUTY[0]
B11
INPUTY[0]
INPUTY[1]
C11
INPUTY[1]
5
INPUTY[2]
D11
INPUTY[2]
A10
INPUTY[3]
INPUTY[3]
R2222
INPUTY[4]
C10
INPUTY[4]
INPUTY[5]
10K
INPUTY[5]
D10
INPUTY[6]
A9
INPUTY[6]
INPUTY[7]
B9
INPUTY[7]
INPUTY[8]
C9
INPUTY[8]
G
2
INPUTY[9]
D9
INPUTY[9]
6
1
D
S
INPUTCB[0]
A14
INPUTCB[0]
D
S
3
4
INPUTCB[1]
B14
INPUTCB[1]
G
5
Q2200
INPUTCB[2]
A13
INPUTCB[2]
HN1K02FU
INPUTCB[3]
B13
INPUTCB[3]
6
INPUTCB[4]
C13
INPUTCB[4]
INPUTCB[5]
D13
INPUTCB[5]
A12
INPUTCB[6]
INPUTCB[6]
INPUTCB[7]
C12
INPUTCB[7]
D12
INPUTCB[8]
INPUTCB[8]
INPUTCB[9]
A11
INPUTCB[9]
OPEN
R2214
R2200
33x4
IPOPCK
K1
VOUTCLK0
7
1
2
IPOHSYNC
F2
VOUTHS
3
4
IPOVSYNC
E1
VOUTVS
5
6
IPODE
F3
VOUTDE
7
8
R2221
C6
10Kx4
2
1
IPOG10
P2
VOUTY[10]
D7
R2202
33x4
1
2
4
3
IPOG11
P4
C8
VOUTY[11]
3
4
6
5
IPOG0
L1
VOUTY[0]
D8
R2215
5
6
8
7
L3
A6
IPOG1
VOUTY[1]
8
7
8
1
2
10Kx4
IPOG6
N1
VOUTY[6]
B7
R2203
33x4
1
2
3
4
IPOG7
N3
VOUTY[7]
A7
3
4
5
6
IPOG8
N4
VOUTY[8]
A8
5
6
R2216
7
8
10K
IPOG9
P1
VOUTY[9]
A5
R2217
10K
7
8
IPOG2
L4
VOUTY[2]
B5
R2204
1
2
33x4
IPOG5
M4
VOUTY[5]
3
4
M1
IPOG3
VOUTY[3]
5
6
R2218
IPOG4
M2
VOUTY[4]
R1
10Kx4
7
8
1
2
F1
R2
IPOB0
VOUTCB[0]
R2205
33x4
1
2
3
4
IPOB1
G1
VOUTCB[1]
R3
3
4
5
6
IPOB2
G3
VOUTCB[2]
R4
R2219
5
6
7
8
IPOB3
G4
VOUTCB[3]
T1
10Kx4
7
8
1
2
IPOB4
H1
VOUTCB[4]
T3
9
R2206
33x4
1
2
3
4
IPOB5
H2
VOUTCB[5]
T4
3
4
5
6
IPOB6
H4
VOUTCB[6]
U1
R2220
5
6
7
8
J3
VOUTCB[7]
U3
IPOB7
7
8
1
2
10Kx4
IPOB8
J4
VOUTCB[8]
V1
R2207
33x4
1
2
3
4
IPOB9
K2
VOUTCB[9]
V2
3
4
5
6
IPOB10
K3
VOUTCB[10]
W1
5
6
7
8
IPOB11
K4
VOUTCB[11]
7
8
ABTS_CS_N
D18
ABTS_CS_N
R2201
33
FIAO_RXD
C20
ABTS_TX
C19
ABTS_RX
ABTS_RX
ABTS_CLK
D20
ABTS_CLK
10
A
B
C
D
E
F
L2200
D17
22uH
VCC_X
L2201
OPEN.
E20
AVDD1_3.3
L2202
OPEN.
V5
AVDD2_3.3
DV3.3V
1
2
3
4
5
6
7
8
1
2
3
4
5
6
7
8
9
A1
A2
A3
A4
A5
A6
A7
A8
A
DGND
AIN_SD3
ABT_TDO
ABT_TCK
INPUTCR[8]
INPUTCR[6]
INPUTCR[3]
INPUTCR[0]
INPUTY[6]
21
B1
22
B2
23
B3
24
B4
25
B5
26
B6
27
B7
28
B8
29
B
AOUT_SD1
DV3.3V
AIN_SD2
ABT_TDI
INPUTCR[9]
DGND
INPUTCR[4]
DGND
INPUTY[7]
R2223
41
42
43
44
45
46
47
48
49
10K
C1
C2
C3
C4
C5
C6
C7
C8
C
AOUT_SD2
AOUT_SD0
AIN_SD1
TRSTN
INPUTCR[7]
DV3.3V
INPUTCR[1]
INPUTY[8]
DGND
IPSCL
61
62
63
64
65
66
67
68
69
D1
D2
D3
D4
D5
D6
D7
D8
IPSDA
D
AOUT_WS
DV3.3V
AIN_WS
DV1.0V
AIN_SD0
ABT_TMS
INPUTCR[5]
INPUTCR[2]
INPUTY[9]
81
82
83
84
85
86
87
88
89
E1
E2
E3
E4
E5
E6
E7
E8
E
VOUTVS
DGND
AOUT_SD3
AIN_SCLK
DV1.0V
DGND
DV3.3V
DGND
101
F1
102
F2
103
F3
104
F4
105
F5
F
VOUTCB[0]
VOUTHS
VOUTDE
AOUT_SCLK
DV3.3V
121
122
123
124
125
G1
G2
G3
G4
G5
G
VOUTCLK1
J1
VOUTCB[1]
DGND
VOUTCB[2]
VOUTCB[3]
DGND
141
142
143
144
145
H1
H2
H3
H4
H5
H
VOUTCB[4] VOUTCB[5]
DV3.3V
VOUTCB[6]
DV1.0V
161
162
163
164
165
169
J1
J2
J3
J4
J5
J
VOUTCLK1
DGND
VOUTCB[7]
VOUTCB[8]
DGND
181
K1
182
K2
183
K3
184
K4
185
K5
189
K
VOUTCLK0
VOUTCB[9] VOUTCB[10]
VOUTCB[11]
DV3.3V
INPUTCR[7]
201
202
203
204
205
209
L1
L2
L3
L4
L5
INPUTCR[5]
INPUTCR[1]
L
INPUTCR[2]
VOUTY[0]
DGND
VOUTY[1]
VOUTY[2]
DGND
INPUTCR[6]
221
222
223
224
225
229
M1
M2
M3
M4
M5
INPUTCR[4]
INPUTCR[3]
M
INPUTCR[0]
VOUTY[3]
VOUTY[4]
DV3.3V
VOUTY[5]
DV1.0V
INPUTCR[8]
241
N1
242
N2
243
N3
244
N4
245
N5
INPUTCR[9]
N
VOUTY[6]
DGND
VOUTY[7]
VOUTY[8]
DGND
VOUTCR[0]
261
262
263
264
265
VOUTCR[1]
P1
P2
P3
P4
P5
VOUTCR[2]
P
VOUTCR[3]
VOUTY[9]
VOUTY[10]
DGND
VOUTY[11]
DV3.3V
VOUTCR[4]
281
282
283
284
285
R1
R2
R3
R4
R5
VOUTCR[5]
VOUTCR[6]
R
VOUTCR[7]
VOUTCR[0]
VOUTCR[1]
VOUTCR[2]
VOUTCR[3]
DGND
VOUTCR[8]
301
302
303
304
305
306
307
308
309
T1
T2
T3
T4
T5
T6
T7
T8
VOUTCR[9]
VOUTCR[10]
T
VOUTCR[11]
VOUTCR[4]
DGND
VOUTCR[5]
VOUTCR[6]
DV1.0V
DV1.8V
DGND
DV1.0V
321
U1
322
U2
323
U3
324
U4
325
U5
326
U6
327
U7
328
U8
329
NC
NC
NC
U
VOUTCR[7]
DV3.3V
VOUTCR[8]
DV1.0V
MDLTSYNC
LOOP_IN1
DV3.3V
D2_DQ27
D2_DQS_N3
341
342
343
344
345
346
347
348
349
V1
V2
V3
V4
V5
V6
V7
V8
NC
NC
NC
V
VOUTCR[9]
VOUTCR[10]
DGND
MDLHSYNC
AVDD2_3.3
LOOP_OUT1
DGND
D2_DQS3
361
362
363
364
365
366
367
368
369
W1
W2
W3
W4
W5
W6
W7
W8
NC
NC
W
VOUTCR[11]
DV3.3V
TRISYNC
DV3.3V
DGND
DV1.8V
D2_DQ25
DGND
381
382
383
384
385
386
387
388
389
Y1
Y2
Y3
Y4
Y5
Y6
Y7
Y8
NC
NC
NC
Y
DGND
VOUTRPAD
BPSYNC
VSYNCDELAY
DGND
D2_DQ30
DGND
D2_DQ28
U2200
ABT2015BG316
D
E
F
G
H
I
DV3.3V
DGND
DV1.8V
DGND
R2225
OPEN
DV1.8V
9
10
11
12
13
14
15
16
17
18
10
11
12
13
14
15
16
17
18
A9
A10
A11
A12
A13
A14
A15
A16
A17
A18
INPUTY[3]
INPUTCB[9]
INPUTCB[6]
INPUTCB[2]
INPUTCB[0]
INPUTDE
INPUTVCLK
AVDD_1B
DDS_UPD
B9
30
B10
31
B11
32
B12
33
B13
34
B14
35
B15
36
B16
37
B17
38
B18
AVSSB
DGND
INPUTY[0]
DGND
INPUTCB[3]
INPUTCB[1]
DGN D
INPUTHSN
DGND
DDS_CL K
50
51
52
53
54
55
56
57
58
C9
C10
C11
C12
C13
C14
C15
C16
C17
C18
DVSSR
INPUTY[4]
INPUTY[1]
INPUTCB[7]
INPUTCB[4]
DV3.3V
INPUTVSN
AVDD_1A
IRQ_N
DGND
70
71
72
73
74
75
76
77
78
D9
D10
D11
D12
D13
D14
D15
D16
D17
D18
AVSSA
INPUTY[5]
INPUTY[2]
INPUTCB[8]
INPUTCB[5]
INVOUTCLK
DGND
IPSDA
VCC_X
ABTS_CS_N
90
91
92
93
94
95
96
97
98
E9
E10
E11
E12
E13
E14
E15
E16
E17
E18
DGN D
DV1.0V
DGND
DV3.3V
DGND
DV1.0V
DV3.3V
AVDD_1C
RESETN.
SYSCLK_XO
116
F16
117
F17
118
F18
NC
NC
DGND
DDRRES
LOOP_IN0
136
137
138
G16
G17
G18
NC
DV3.3V
DV1.8V
D2_DQ13
156
157
158
H16
H17
H18
DGND
D2_DQ8
DV1.8V
170
171
172
176
177
178
J9
J10
J11
J12
J16
J17
J18
DGND
DGND
DGND
DGND
DV1.0V
D2_DQS_N1
D2_DQS1
K9
190
K10
191
K11
192
K12
196
K16
197
K17
198
K18
DGND
DGND
DGND
DGND
DGND
D2_DQ9
D2_DQ14
210
211
212
216
217
218
L9
L10
L11
L12
L16
L17
L18
DGND
DGND
DGND
DGND
DV1.8V
DV3.3V
D2_DQ5
230
231
232
236
237
238
M9
M10
M11
M1 2
M16
M17
M1 8
DGND
DGND
DGND
DGND
DGND
D2_DQS 0
DV1.8V
256
N16
257
N17
258
N18
DV1.0V
D2_DQS_N0
DGND
276
277
278
P16
P17
P18
D2_WE_N.
DGND
DGND
296
297
298
R16
R17
R18
DV1.8 V
D2_CKE.
D2_CAS_N.
310
311
312
313
314
315
316
317
318
T9
T10
T11
T12
T13
T14
T15
T16
T17
T18
DGND
DV1.8V
DGND
DV1.0V
DGND
DV1.8V
DGND
DV1.0V
D2_A11.
D2_CS_N.
U9
330
U10
331
U11
332
U12
333
U13
334
U14
335
U15
336
U16
337
U17
338
U18
NC
DV3.3V
DGND
DGND
D2_DQ19
D2_A1.
D2_A4.
D2_A9.
AVDD_1C.
DV1.8V
350
351
352
353
354
355
356
357
358
V9
V10
V11
V12
V13
V14
V15
V16
V17
V18
NC
DV1.8V
D2_DQ26
D2_DQ17
D2_DQS_N2
DV1.8V
D2_DQ18
D2_A2.
D2_ODT.
D2_A8.
DGND
370
371
372
373
374
375
376
377
378
W9
W10
W11
W1 2
W13
W14
W1 5
W16
W17
W1 8
D2_DQ24
D2_DQ29
D2_DQ22
D2_DQS2
D2_DQ16
DGND
D2_CLK1N1.
D2_A5.
DGND
D2_A7.
390
391
392
393
394
395
396
397
398
Y9
Y10
Y11
Y12
Y13
Y14
Y15
Y16
Y17
Y18
VREF_0P9V_1
D2_DQ31
DGND
D2_DQ20
D2_DQ23
D2_DQ21
D2_CLK1.
D2_A0.
D2_A3.
D2_A6.
G
H
I
130
J
K
L
DV1.0 V
DV5V
DGN D
DGND
R2230
OPEN
L2203
22uH
L2204
22uH
L2205
22uH
19
20
19
20
A19
A20
A
IRQ_N C17
DDS_DATA
DGND
IPSCL
IPSCL B20
IPSDA
39
B19
40
B20
IPSDA D16
R2265
OPEN
ABT_RST
B
R2231
DV3.3V
IPSCL
4.7K
R2232
OPEN
59
60
C19
C20
RESETN. E17
C
ABTS_RX
ABTS_TX
79
80
D19
D20
D
DGND
ABTS_CLK
Q2201
KRC104S
99
100
E19
E20
NC
E
SYSCLK_XI
AVDD1_3.3
119
F19
120
F20
NC
NC
F
LOOP_OUT0
DGND
ABTS_CLK D20
139
140
G19
G20
ABTS_RX C19
ABTS_TX C20
NC
G
ABTS_CS_ N D18
DGND
D2_DQ1 0
AOUT_SD1 B1
159
160
H19
H20
AOUT_SD2 C1
AOUT_SD3 E3
H
DDS_CLK B18
D2_DQ15
D2_DQ12
DDS_DATA A19
179
180
J19
J20
DDS_UPD A18
AOUT_SD0
AOUT_SD0 C2
J
AOUT_WS
AOUT_WS D1
DGND
D2_DQ11
ABT_TCK A4
199
K19
200
K20
ABT_TDO A3
ABT_TMS D6
K
VREF_0P9V_0
TRSTN C5
DGND
ABT_TDI
B4
219
220
L19
L20
L
DGND
D2_DQ2
239
240
M19
M20
M
R2245
MDLTSYNC U5
D2_DQ0
D2_DQ7
4.7Kx4
1
2
MDLHSYNC V4
259
N19
260
N20
3
4
TRISYNC W3
5
6
BPSYNC Y3
N
R2251
4.7K
7
8
VSYNCDELAY Y4
D2_DQ3
D2_DQ4
R2252
4.7K
INVOUTCLK D14
R2253
4.7K
279
280
P19
P20
AIN_SD0 D5
R2254
4.7K
AIN_SD1 C4
P
R2246
AIN_SCLK E4
D2_DQ6
DGND
4.7Kx4
1
2
AOUT_SCLK F4
299
300
3
4
R19
R20
AIN_SD3 A2
5
6
AIN_SD2 B3
R
R2247
7
8
4.7K
AIN_WS D3
D2_CLK0.
D2_DQ1
319
320
R2275
OPEN
T19
T20
VOUTRPAD Y2
R2272
OPEN
DDRRES F17
T
R2273
OPEN
DGND
D2_CLKN0.
C2287
8P
SYSCLK_XI E19
339
U19
340
U20
R2259
1M
U
R2264
SYSCLK_XO E18
D2_A12.
D2_RAS_N .
C2288
0
8P
359
360
V19
V20
V
LOOP_OUT1 V6
D2_BA0.
D2_BA2.
R2235
OPEN
379
380
W19
W20
LOOP_IN1 U6
NC
W
LOOP_OUT0 F19
DV3.3V
D2_BA1.
R2236
OPEN
399
400
Y19
Y20
LOOP_IN0 F18
Y
Trace Length for DDR Loop OUt to In
D2_A10.
DGND
=DDR CLK Length + DDR DQS Length.
SCHEMATIC DIAGRAMS (22/37)
s
J
K
L
M
N
O
DV1.8V
DGND
1
R2278
D2_A1. U14
D2_A1
7
8
33x4
D2_A2. V15
5
6
D2_A4. U15
D2_A2
3
4
D2_ODT. V16
1
2
D2_A4
2
D2_ODT
R2279
D2_A9. U16
D2_A9
7
8
33x4
D2_A8. V17
5
6
D2_A11. T17
D2_A8
3
4
D2_CS_N. T18
1
2
D2_A11
R2276
OPEN
D2_CKE
R2280
DV1.0 V
C16
33x4
AVDD_1 A
D2_CAS_N. R18
D2_CS_N
7
8
A17
AVDD_1 B
D2_CKE. R17
5
6
R2277
OPEN
E16
AVDD_1 C
D2_WE_N. P17
D2_WE_N
3
4
U17
3
AVDD_1C.
1
2
D2_CAS_N
R2281
D2_A0. Y16
D2_A0
33x4
1
2
D2_A5. W1 6
3
4
D2_A3. Y17
D2_A5
5
6
D2_A6. Y18
7
8
D2_A3
D2_A6
D2_A7. W1 8
D2_A7
1
2
R2282
D2_A10. Y19
33x4
3
4
4
D2_BA1. W2 0
D2_A10
5
6
D2_BA0. V19
7
8
D2_BA1
D2_BA0
R2283
D2_BA2. V20
D2_BA2
33x4
1
2
D2_A12. U19
3
4
D2_RAS_N. U20
D2_A12
5
6
7
8
D2_RAS_N
R2284
0
D2_CLK0. R19
D2_CLK0
R2285
0
D2_CLKN0. T20
R2286
0
5
D2_CLK1. Y15
D2_CLK_N0
R2287
0
D2_CLK1N1. W15
D2_CLK1
D2_CLK_N1
D2_DQ21 Y14
D2_DQ21
D2_DQ18
D2_DQ18 V14
D2_DQ16 W1 3
D2_DQ16
D2_DQ23 Y13
D2_DQ23
D2_DQ29 W1 0
D2_DQ29
D2_DQ26 V10
D2_DQ26
D2_DQ24
D2_DQ24 W9
6
D2_DQ31 Y9
D2_DQ31
D2_DQ27
D2_DQ27 U8
D2_DQ28 Y8
D2_DQ28
N2200
D2_DQ25
TP
D2_DQ25 W7
OPEN
D2_DQ30 Y6
D2_DQ30
1
SPI_CLK
D2_DQ20 Y12
D2_DQ20
SPI_RX
D2_DQ19
2
D2_DQ19 U13
3
SPI_TX
D2_DQ17 V11
D2_DQ17
SPI_CSn
D2_DQ22
4
D2_DQ22 W1 1
5
D2_DQ14 K18
D2_DQ14
D2_DQ9
D2_DQ9 K17
D2_DQ12 H20
D2_DQ12
N2201
TP
OPEN
D2_DQ11 J20
D2_DQ11
7
TCK
D2_DQ6
D2_DQ6 P19
1
GND
D2_DQ1 R20
D2_DQ1
2
TDO
D2_DQ4
D2_DQ4 N20
3
VCC
D2_DQ3 N19
D2_DQ3
4
TMS
D2_DQ15
D2_DQ15 H19
5
TRST
D2_DQ8 H17
D2_DQ8
6
EMU0
D2_DQ13 G18
D2_DQ13
7
EMU1
D2_DQ10
D2_DQ10 G20
8
TDI
D2_DQ7 M2 0
D2_DQ7
9
GND
D2_DQ0
D2_DQ0 M1 9
10
D2_DQ5 L18
D2_DQ5
D2_DQ2
D2_DQ2 L20
D2_DQS0 M17
D2_DQS0
8
D2_DQS_N0 N17
D2_DQS_N0
D2_DQS1 J18
D2_DQS1
D2_DQS_N1 J17
D2_DQS_N1
D2_DQS2 W12
D2_DQS2
D2_DQS_N2 V12
D2_DQS_N2
D2_DQS3 V8
D2_DQS3
D2_DQS_N3
D2_DQS_N3 U9
9
I/P
8U-310051(7/21)
DIGITAL_UNIT
DGND
10
DIGITAL VIDEO SIGINAL LINE
M
N
O

Hide quick links:

Advertisement

Table of Contents
loading

This manual is also suitable for:

Avr-3311

Table of Contents