Sanyo PLC-XL51 Service Manual page 137

Sanyo multimedia projector service manual
Hide thumbs Also See for PLC-XL51:
Table of Contents

Advertisement

FPGA(FPGA I/F_2&SDRAM)
A
XSDA1_[0-13]
3.3V_FPGA
XSDA1_[0-13]
XSDDQM1_[0-3]
XSDDQM1_[0-3]
X8852
V10B7650G
XSDDATA1_[0-31]
XSDDATA1_[0-31]
4
3
SDDA_CLK
1
2
16KK0.1MN
C8898
B
C
XSD_CLK
R8877
X
XSDCKE1
D
3.3V_FPGA
C8884
C8887
C8889
C8892
C8894
C8897
KK0.01MN
KK0.01MN
KK0.01MN
KK0.01MN
KK0.01MN
KK0.01MN
C8883
C8886
C8891
C8888
C8893
C8896
KK0.01MN
KK0.01MN
KK0.01MN
KK0.01MN
KK0.01MN
KK0.01MN
E
F
G
H
I
J
K
FPGA(FPGA I/F_1)_n(EP2C35F484)
L
1
2
3
SCH_KV7A
IC8451
IS42S3240D-6BL
3.3V_FPGA
RB8863
RB8869
R1JA2204G
R1JA2204G
;R1EB2204G
3.3V_FPGA
;R1EB2204G
XSDDATA1_[24]
1
2
1
2
XSDDATA1_[20]
XSDDATA1_[25]
XSDDATA1_[21]
XSDDATA1_[26]
3
4
3
4
1
2
3
4
5
6
XSDDATA1_[22]
5
6
5
6
XSDDATA1_[27]
A1
A2
A3
A7
A8
A9
XSDDATA1_[23]
7
8
7
8
7
8
9
10
11
12
B1
B2
B3
B7
B8
B9
RB8871
13
14
15
16
17
18
R1JA2204G
XSDDATA1_[28]
C1
C2
C3
C7
C8
C9
;R1EB2204G
XSDDATA1_[16]
XSDDATA1_[29]
1
2
1
2
XSDDATA1_[17]
XSDDATA1_[30]
19
20
21
22
23
24
3
4
3
4
D1
D2
D3
D7
D8
D9
XSDDATA1_[18]
5
6
5
6
XSDDATA1_[19]
7
8
7
8
RB8864
25
26
27
28
29
30
XSDDATA1_[31]
R1JA2204G
R8881
E1
E2
E3
E7
E8
E9
;R1EB2204G
1/16GJ22A
R8874
XSDDQM1_[3]
XSDDQM1_[2]
1/16GJ22A
RB8872
;R1EB2204G
31
32
33
34
35
36
R1JA2204G
XSDA1_[0]
RB8866
F1
F2
F3
F7
F8
F9
1
2
XSDA1_[1]
R1JA2204G
3
4
;R1EB2204G
XSDA1_[2]
5
6
37
38
39
40
41
42
XSDA1_[4]
1
2
XSDA1_[3]
XSDA1_[5]
G1
G2
G3
G7
G8
G9
7
8
XSDA1_[6]
3
4
R8882
XSDA1_[10]
1/16GJ22A
XSDA1_[7]
5
6
R8883
43
44
45
46
47
48
XSDA1_[11]
7
8
1/16GJ22A
XSDA1_[8]
R8875
H1
H2
H3
H7
H8
H9
R8884
XSDA1_[12]
1/16GJ22A
1/16GJ22A
XSDA1_[9]
R8876
R8886
XSDA1_[13]
1/16GJ22A
1/16GJ22A
49
50
51
52
53
54
R8878
RB8873
J1
J2
J3
J7
J8
J9
1/16GJ22A
1
2
R1JA2204G
3
4
;R1EB2204G
R8879
XSDDQM1_[1]
55
56
57
58
59
60
1/16GJ22A
5
6
K1
K2
K3
K7
K8
K9
7
8
R8887
61
62
63
64
65
66
XSDDQM1_[0]
1/16GJ22A
L1
L2
L3
L7
L8
L9
RB8867
R1JA2204G
;R1EB2204G
67
68
69
70
71
72
XSDDATA1_[4]
XSDDATA1_[8]
XSDDATA1_[5]
M1
M2
M3
M7
M8
M9
XSDDATA1_[9]
XSDDATA1_[6]
XSDDATA1_[10]
XSDDATA1_[7]
73
74
75
76
77
78
XSDDATA1_[11]
N1
N2
N3
N7
N8
N9
RB8874
R1JA2204G
RB8868
;R1EB2204G
R1JA2204G
;R1EB2204G
79
80
81
82
83
84
XSDDATA1_[12]
P1
P2
P3
P9
XSDDATA1_[0]
P7
P8
1
2
1
2
XSDDATA1_[13]
XSDDATA1_[1]
3
4
3
4
85
86
87
88
89
90
XSDDATA1_[2]
5
6
5
6
XSDDATA1_[14]
R1
R2
R3
R7
R8
R9
XSDDATA1_[3]
7
8
7
8
RB8876
XSDDATA1_[15]
R1JA2204G
;R1EB2204G
TC7SZ08FUP
3.3V_FPGA
XCONF_DONE
1
5
LED_NET
R8648
2
1/16GZ0A
3
4
IC8602
C8664
16KK0.1MN
to IC8851
(LAN_n)
to IC5101
(D/A)
SDDA_CLK
to K9301
(W-Less LAN)
C_EA[0-10]
C_ED[0-15]
4
5
6
XB[0-7]
from X8852(OSC)
SDDA_CLK
to IC5101
LRCLK
R8642
AUDIO_CLK
(D/A)
1/16GZ0A
AUDIO_CLK_P
R8641
X
AUDIO_CLK_N
BUF_D[0]
XSDRAS1
BUF_D[1]
BUF_D[2]
XSDCAS1
BUF_D[3]
XSDCS1
BUF_D[4]
XSDWE1
BUF_D[5]
BUF_D[6]
BUF_D[7]
BUF_D[8]
BUF_D[9]
BUF_D[10]
BUF_D[11]
BUF_D[12]
BUF_D[13]
BUF_D[14]
BUF_D[15]
BUF_D[16]
A22
C22
E22
F22
22
23
24
25
26
27
28
C8632
B22
C8637
D22
G22
16KK0.1MN
A21
C21
E21
F21
21
B21 104
105
106
107
108
109
BUF_D[17]
16KK0.1MN
D21
G21
BUF_D[18]
A20
B20
C20
D20
E20
F20
BUF_D[19]
20
103
178
179
180
181
182
BUF_D[20]
G20
D19
G19
A19
B19
C19
E19
F19
BUF_D[21]
19
102
177
244
245
246
247
BUF_D[22]
C8636
16KK0.1MN
BUF_D[23]
A18
B18
C18
D18
E18
F18
BUF_D[24]
18
101
176
243
302
303
304
BUF_D[25]
G18
BUF_D[26]
1.2V_FPGA_PLL
BUF_D[27]
A17
B17
C17
D17
E17
F17
G17
H17
BUF_D[28]
17
100
175
242
301
352
353
BUF_D[29]
16KK0.1MN
BUF_D[30]
C8629
R8681
16KK0.1MN
A1.2V_FPGA_PLL
BUF_D[31]
A16
B16
C16
D16
F16
G16
E16
H16
16
99
174
241
300
351
394
BUF_D[0-31]
BUF_A[1-7]
16KK0.1MN
BUF_A[1]
LED_NETOUT
BUF_A[2]
A15
B15
C15
D15
E15
F15
G15
BUF_A[3]
BUF_A[4]
15
98
173
240
299
350
393
BUF_A[5]
BUF_A[6]
BUF_A[7]
LED_NET
A14
B14
C14
D14
E14
F14
G14
H14
14
97
172
239
298
349
392
C8627
BUF_N_OE
16KK0.1MN
BUF_N_RW
BUF_N_CS5
A13
B13
C13
D13
E13
F13
G13
BCK
13
96
171
238
297
348
391
DATA
R8650
DEMP
16KK0.1MN
1/16GZ0A
MUTE
FMT
A12
B12
C12
D12
E12
F12
G12
12
95
170
237
296
347
390
R8658
1/16GZ0A
R8660
R8656
C8631
16KK0.1MN
C8881
1/16GZ0A
1/16GJ10KA
R8659
R8657
16KK0.1MN
R8654
1/16GJ10KA
1/16GZ0A
1/16GJ10KA
C11
D11
E11
F11
G11
CD2
RDY/BSY
11
A11
94
B11
169
236
295
346
389
WAIT
C8623
16KK0.1MN
CE2
RD
WR
G10
WE
10
A10
93
B10
168
C10
235
D10
294
E10
345
F10
388
PRESET
REG
R8687
C8622
16KK0.1MN
1/16GZ0A
OE
R8686
CE1
G9
1/16GZ0A
A9
B9
C9
D9
E9
F9
9
92
167
234
293
344
387
C8621
R8655
16KK0.1MN
C_EA[0]
C8
D8
E8
F8
G8
C_EA[1]
8
A8
91
B8
166
233
292
343
386
C_EA[2]
R8645
C8882
16KK0.1MN
1/16GZ0A
C_EA[3]
C_EA[4]
F7
G7
B7
C7
D7
C_EA[5]
7
A7
90
165
232
291
E7
342
385
C_EA[6]
C_EA[7]
A1.2V_FPGA_PLL
C_EA[8]
C6
D6
E6
F6
G6
A6
C_EA[9]
6
B6 89
164
231
290
341
384
C8624
C8611
C_EA[10]
16KK0.1MN
16KK0.1MN
1.2V_FPGA_PLL
G5
C5
D5
F5
5
A5
88
B5
163
230
289
E5
340
339
C8602
16KK0.1MN
3.3V_FPGA
G4
C_ED[0]
A4
B4
D4
E4
F4
C4 162
C_ED[1]
4
87
229
288
287
286
C_ED[2]
R8633
1/16GJ10KA
1/16GJ10KA
C_ED[3]
R8634
R8631
A3
C3
D3
E3
F3
G3
C_ED[4]
1/16GJ
10KA
3
B3 86
161
228
227
226
225
C_ED[5]
R8632
C_ED[6]
1/16GJ
10KA
C_ED[7]
E2
F2
G2
C_ED[8]
A2
B2
C2
D2
2
85
160
159
158
157
156
C_ED[9]
C_ED[10]
C8626
16KK0.1MN
C_ED[11]
E1
F1
G1
C_ED[12]
A1
B1
C1
D1
C_ED[13]
1
84
83
82
81
80
79
C_ED[14]
C8663
C_ED[15]
16KK0.1MN
XDATA0
from IC8301(CPU)
XDCLK
XNCONFIG
from X8852(OSC)
SDDA_CLK
K8601
X
1
to IC8451(SDRAM)
7
8
9
10
3.3V_FPGA
Q8601
AH
R8623
1/16GJ330A
R8637
1/16GJ33A
GCLK_P
GCLK_N
R8636
X
3.3V_FPGA
1.2V_FPGA
R8617
R8618
1/16GZ0A
1/16GJ10KA
H22
L22
W22
AB22
29
30
31
32
33
34
35
36
37
38
39
40
41
Y22
42
AA22
43
K22
M22
N22
J22
P22
R22
T22
U22
V22
C8642
16KK0.1MN
H21
K21
M21
N21
P21
R21
T21
U21
V21
L21
W21
AB21
AA21
110
111
112
113
114
115
116
117
118
119
120
121
122
Y21
123
44
C8648
J21
16KK0.1MN
U20
H20
K20
L20
M20
N20
P20
R20
T20
V20
W20
Y20
AA20
AB20
183
184
185
186
187
188
189
190
191
192
193
194
195
124
45
J20
C8633
C8641
16KK0.1MN
16KK0.1MN
J19
H19
K19
N19
P19
R19
T19
U19
L19
M19
V19
W19
Y19
AA19
AB19
248
249
250
251
252
253
254
255
256
257
258
259
196
125
46
H18
K18
L18
M18
N18
P18
R18
J18
U18
V18
W18
Y18
AA18
AB18
305
306
307
308
309
310
311
312
313
314
315
260
197
126
47
R8683
T18
1.2V_FPGA_PLL
C8644
16KK0.1MN
X
J17
K17
L17
M17
N17
P17
R17
T17
U17
V17
W17
Y17
AA17
AB17
354
355
356
357
358
359
360
361
362
363
316
261
198
127
48
R8675
1/16GZ0A
X
M16
N16
P16
A1.2V_FPGA_PLL
J16
K16
L16
R16
T16
V16
W16
Y16
U16
AA16
AB16
395
396
397
398
399
400
401
402
403
364
317
262
199
128
49
R8691
C8639
C8608
1/16GZ0A
C8687
16KK0.1MN
16KK0.1MN
C8634
16KK0.1MN
16KK0.1MN
L15
M15
N15
P15
U15
V15
W15
Y15
AA15
AB15
428
429
430
431
432
433
434
435
404
365
318
263
200
129
50
J15
H15
K15
R8692
R15
R8680
T15
1/16GZ0A
1/16GZ0A
J14
K14
M14
N14
P14
R14
T14
U14
V14
W14
Y14
AA14
427
454
455
456
457
458
459
436
405
366
319
264
201
130
51
AB14
C8676
C8691
L14
16KK0.1MN
C8647
16KK0.1MN
C8682
16KK0.1MN
C8688
16KK0.1MN
C8684
H13
J13
16KK0.1MN
16KK0.1MN
P13
R13
T13
U13
V13
W13
Y13
AA13
AB13
426
453
472
473
474
475
460
437
406
367
320
265
202
131
52
K13
L13
M13
N13
C8646
R8665
C8677
R8698
16KK0.1MN
1/16GZ0A
C8694
16KK0.1MN
1/16GZ0A
16KK0.1MN
R8690
1/16GZ0A
Y12
AA12
AB12
H12
J12
K12
L12
M12
N12
P12
R12
T12
U12
V12
W12
425
452
471
482
483
476
461
438
407
368
321
266
203
132
53
R8695
C8643
16KK0.1MN
C8696
1/16GZ0A
16KK0.1MN
H11
J11
K11
L11
M11
N11
R11
T11
U11
V11
W11
Y11
AA11
424
451
470
481
484
477
462
439
408
369
322
267
204
133
54
AB11
P11
C8649
16KK0.1MN
C8697
16KK0.1MN
R8685
1/16GZ0A
H10
J10
K10
L10
M10
N10
R10
T10
U10
V10
W10
Y10
AA10
AB10
423
450
469
480
479
478
463
440
409
370
323
268
205
134
55
P10
C8698
C8681
C8674
C8652
16KK0.1MN
16KK0.1MN
16KK0.1MN
16KK0.1MN
C8692
R8696
16KK0.1MN
1/16GZ0A
T9
K9
L9
M9
N9
R9
U9
V9
W9
Y9
AA9
AB9
P9
422
H9
J9
449
468
467
466
465
464
441
410
371
324
269
206
135
56
R8689
R8697
C8653
16KK0.1MN
R8694
1/16GZ0A
1/16GZ0A
1/16GZ0A
1/16GZ0A
H8
J8
K8
L8
M8
N8
P8
R8
T8
U8
V8
W8
Y8
AA8
AB8
421
448
447
446
445
444
443
442
411
372
325
270
207
136
57
R8693
C8693
R8670
16KK0.1MN
R8688
1/16GZ0A
1/16GZ0A
A1.2V_FPGA_PLL
1/16GZ0A
H7
L7
M7
N7
P7
R7
T7
U7
V7
W7
Y7
AA7
AB7
420
419
418
417
416
415
414
413
412
373
326
271
208
137
58
J7
K7
16KK0.1MN
C8607
C8662
C8657
16KK0.1MN
16KK0.1MN
1.2V_FPGA_PLL
H6
J6
K6
L6
M6
N6
R6
T6
V6
W6
Y6
AA6
AB6
383
382
381
380
379
378
377
376
375
374
U6
327
272
209
138
59
C8651
P6
C8603
16KK0.1MN
16KK0.1MN
R8674
X
H5
N5
R5
J5
K5
L5
M5
P5
T5
U5
V5
W5
Y5
AA5
AB5
338
337
336
335
334
333
332
331
330
329
328
273
210
139
60
R8682
X
H4
K4
L4
M4
N4
P4
R4
T4
U4
V4
J4
W4
Y4
AA4
AB4
285
284
283
282
281
280
279
278
277
276
275
274
211
140
61
R8684
X
H3
J3
K3
L3
M3
N3
P3
R3
U3
V3
W3
Y3
AA3
AB3
224
223
222
221
220
219
218
217
216
215
214
213
212
141
62
T3
H2
J2
K2
N2
P2
R2
T2
U2
M2
V2
W2
Y2
AA2
AB2
155
154
153
152
151
150
149
148
147
146
145
144
143
142
63
L2
C8654
16KK0.1MN
H1
J1
K1
L1
N1
P1
R1
T1
U1
V1
M1
W1
Y1
AA1
AB1
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
C8659
16KK0.1MN
<TOP_VIEW>
R8671
1/16GZ0A
XSDDQM1_[0-3]
R8616
XSDA1_[0-13]
1/16GZ0A
XSDDATA1_[24-31]
3.3V_FPGA
R8614
1/16GJ10KA
R8672
X
3.3V_FPGA
C8601
16KK0.1MN
2
R8607
1/16GJ10A
R8608
3
1/16GJ1KA
R8603
1/16GJ10A
4
5
R8604
1/16GJ10A
R8609
6
1/16GJ1KA
R8601
1/16GJ10A
R8602
1/16GJ1KA
11
12
13
IC8301
D[0-31]
D[31]
D[30]
D[29]
D[28]
D[27]
D[26]
D[25]
D[24]
D[23]
D[22]
D[21]
D[20]
D[19]
D[18]
D[17]
D[16]
D[15]
D[14]
D[13]
D[12]
D[11]
D[10]
D[9]
D[8]
D[7]
D[6]
D[5]
IC8301
D[4]
D[3]
D[2]
D[1]
D[0]
A[0-25]
A[25]
N_CS5
A[24]
A[23]
A[22]
N_CS4
A[21]
N_CS1
A[20]
A[19]
A[18]
A[17]
R8649
X
A[16]
1/16GZ0A
R8651
A[15]
A[14]
R8647
A[13]
1/16GJ10KA
R8653
SDDA_CLK
1/16GJ10KA
A[12]
R8646
R8652
1/16GZ0A
1/16GJ10KA
A[11]
A[10]
A[9]
A[8]
A[7]
A[6]
A[5]
A[4]
A[3]
A[2]
A[1]
A[0]
F_RW
F_POE
DMA_REQ
F_N_WP
F_N_PC_OE_B
F_PC_CE1
F_PC_CE2
F_BVD2
F_BVD1
F_VS2
F_RDY/BSY
F_WAIT
NEXUSEVTI
from/to IC8301
F_CD1
(CPU)
F_CD2
F_VS1
N_OE
F_RESET
DQM3
DQM1
DQM2
DQM0
IC8601
EP2C35F484C8N
to IC8451(SDRAM)
NETWORK (3/3)
14
15
16
A11
A
B
C
D
E
F
G
H
I
J
K
L

Advertisement

Table of Contents
loading

Table of Contents