Processor 3/8 - Clevo N240PU Service Manual

Table of Contents

Advertisement

Processor 3/8

5
C307
19
PCIE_TXP0_LAN
LAN/CARD
READER
C308
19
PCIE_TXN0_LAN
19
PCIE_RXP0_LAN
19
PCIE_RXN0_LAN
D
0726 Modify port 5 to 2
C310
20
PCIE_TXP2_WLAN
WLAN
C311
20
PCIE_TXN2_WLAN
20
PCIE_RXP2_WLAN
20
PCIE_RXN2_WLAN
0513 Add
38
LAN_CLKREQ#_R
38
WLAN_CLKREQ#_R
0511 Add
19
CLK_PCIE0_LAN
CAR
DREADER(100MHz)
19
CLK_PCIE0_LAN#
20
CLK_PCIE1_MINI
WLAN(100MHz)
C
20
CLK_PCIE1_MINI#
R113
38
PCIE_WAKE0#_R
38
PCIE_WAKE1#_R
0418 Modify name
1.8VA
0427 DEL CLKREQ# PU 10K *2
R103
10K_04
PCIECLKRQ2#
R97
10K_04
PCIECLKRQ3#
B
1.8VA
SPI_* <= 5"
BIOS ROM
NC2
SHORT
R405
*3.3K_1%_04
C290 0.1u_16V_Y5V_04
64Mbit
U19
SPI_VDD
SPI_SI
8
5
VDD
SI
SPI_SO
R404
2
SO
3.3K_1%_04
SPI_WP#
3
1
SPI_CS0#
WP#
CE#
SPI_SCLK
R403
6
SCK
3.3K_1%_04
SPI_HOLD#
A
7
4
HOLD#
VSS
MX25U6435F
PCB Footprint = ACA-SPI-004-T03
5
4
3
APL_SOC
U25D
PCIE_TXP0_C
0.1u_10V_X7R_04
V3
PCIE_TXP0
SATA_TXP0
PCIE_TXN0_C
0.1u_10V_X7R_04
V2
PCIE_TXN0
SATA_TXN0
P7
PCIE_RXP0
SATA_RXP0
P6
PCIE_RXN0
SATA_RXN0
SATA_TXP1/USB3_TXP5
R1
PCIE_TXP1
SATA_TXN1/USB3_TXN5
R2
PCIE_TXN1
SATA_RXP1/USB3_RXP5
T10
PCIE_RXP1
SATA_RXN1/USB3_RXN5
T12
PCIE_RXN1
SATA_LED_N/GPIO_26
PCIE_TXP2_C
0.1u_10V_X7R_04
T2
PCIE_TXP2
SATA_GP0/GPIO_22
PCIE_TXN2_C
0.1u_10V_X7R_04
T3
PCIE_TXN2
SATA_GP1/GPIO_23
M5
PCIE_RXP2
SATA_DEVSLP0/GPIO_24
M6
PCIE_RXN2
SATA_DEVSLP1/GPIO_25
P3
PCIE_TXP3_USB3_TXP4
PCIE2_USB3_SATA3_RCOMP_N
P2
PCIE_TXN3_USB3_TXN4
PCIE2_USB3_SATA3_RCOMP_P
P12
PCIE_RXP3_USB3_RXP4
P10
PCIE_RXN3_USB3_RXN4
FST_SPI_CLK
R792
*10K_04
LAN_CLKREQ#_R
AK62
PCIE_CLKREQ0_N
FST_SPI_CS0_N
WLAN_CLKREQ#_R
AH62
PCIE_CLKREQ1_N
FST_SPI_CS1_N
R787
*10K_04
PCIECLKRQ2#
AH61
PCIE_CLKREQ2_N
PCIECLKRQ3#
AJ62
PCIE_CLKREQ3_N
FST_SPI_D0
FST_SPI_D1
C11
PCIE_CLKOUT0P
FST_SPI_D2
B11
PCIE_CLKOUT0N
FST_SPI_D3
C10
PCIE_CLKOUT1P
A10
PCIE_CLKOUT1N
AVS_I2S2_MCLK/HDA_RST_N
A7
PCIE_CLKOUT2P
ISH_GPIO_0/HDA_BCLK
B8
PCIE_CLKOUT2N
ISH_GPIO_2/HDA_SDIN
0421 modify DEL test pad
B7
PCIE_CLKOUT3P
ISH_GPIO_1/HDA_SYNC
B5
PCIE_CLKOUT3N
ISH_GPIO_3/HDA_SDO
PCIECLK_RCOMP
60.4_1%_04
E21
PCIE_REF_CLK_RCOMP
R62
PCIE_WAKE0_N
GPIO_123/SIO_SPI_2_TXD
P62
PCIE_WAKE1_N
GPIO_122/SIO_SPI_2_RXD
P61
PCIE_WAKE2_N
GPIO_121/SIO_SPI_2_FS2
N62
PCIE_WAKE3_N
GPIO_120/SIO_SPI_2_FS1
GPIO_119/SIO_SPI_2_FS0
SOC_GPIO117
H58
GPIO_118/SIO_SPI_2_CLK
GPIO_117/SIO_SPI_1_TXD
H57
SOC_GPIO113
GPIO_116/SIO_SPI_1_RXD
F61
GPIO_110/SIO_SPI_0_TXD
GPIO_113/SIO_SPI_1_FS1
SOC_GPIO112
K55
GPIO_112/SIO_SPI_1_FS0
GPIO_109/SIO_SPI_0_RXD
SOC_GPIO111
F58
GPIO_111/SIO_SPI_1_CLK
GPIO_106/SIO_SPI_0_FS1
GPIO_105/SIO_SPI_0_FS0
GPIO_104/SIO_SPI_0_CLK
APL_SOC
REV = 0.7
4 OF 13
Hardware Straps (1)
GPIO_104,105,112,113,117,121
Please ensure that this strap is pulled LOW when
LPC 1.8V/3.3V mode select
RSM_RST_N de-asserts for normal platform operation.
1=buffers set to 1.8V mode
SOC_GPIO104
0=buffers set to 3.3V mode (default)
Internal PD 20K CMOS
Internal PU 20K CMOS
Internal PD 20K CMOS
SOC_GPIO105
Boot BIOS STRAP
SOC_GPIO112
1=Do not boot from SPI
0506 *
Internal PD 20K CMOS
0=Boot from SPI (default)
SOC_GPIO113
Internal PD 20K CMOS
Internal PU 20K CMOS
SOC_GPIO117
Internal PD 20K CMOS
Flash Descriptor Override
0=No Override (Normal Operation)
1=Override
Internal PD 20K CMOS
SOC_GPIO121
GPIO_106,123
Internal PD 20K CMOS
Please ensure that this strap is pulled HIGH when
RSM_RST_N de-asserts for normal platform operation.
Top swap override
SOC_GPIO106
1=Enable
Internal PU 20K CMOS
0=Disable (default)
SOC_GPIO123
Internal PU 20K CMOS
Internal PD 20K CMOS
4
3
2
Y3
SATATXP0
17
1.8VS
Y2
SATATXN0
17
SATA HDD
T9
SATARXP0
17
T7
SATARXN0
17
W1
SATA_TXP1
20
W2
SATA_TXN1
20
T5
(3G+mSATA)(B KEY)
SATA_RXP1
20
T6
SATA_RXN1
20
SATA_LED#_N
C31
SATA_GP0
A26
SATA_GP1
B25
SATA_DEVSLP0
C25
SATA_DEVSLP1
C27
0506
PCIE_USB3_OBS0
F5
R630
402_1%_04
F6
PCIE_USB3_OBS1
SOC_SPI_CLK
SPI_SCLK
C56
R631
33_04
SOC_SPI_CS0#
SPI_CS0#
B57
R632
0_04
SOC_SPI_CS1#
C57
SOC_SPI_D0_MOSI
SPI_SI
A58
R633
0_04
SOC_SPI_D1_MISO
SPI_SO
B58
R634
0_04
SOC_SPI_D2_WP
SPI_WP#
B60
R635
0_04
B61
SOC_SPI_D3_HOLD
SPI_HOLD#
R636
0_04
0513 CHG net name
HDA_RST#_L
K58
R435
33_1%_04
HDA_RST#
16
HDA_BITCLK_L
AM48
R440
33_1%_04
HDA_BITCLK
16
AK51
HDA_SDIN0
16
HDA_SYNC_L
AK58
R433
33_1%_04
HDA_SYNC
16
HDA_SDOUT_L
AM54
R434
33_1%_04
HDA_SDOUT
16
CLOSE TO SOC
E62
SOC_GPIO123
C62
R637
SOC_GPIO121
D59
*249_1%_04
SOC_GPIO120
HDA_SYNC
E56
D61
SOC_GPIO118
F62
6-13-24901-28B
SOC_GPIO110
J52
H54
H52
SOC_GPIO106
SOC_GPIO105
F52
SOC_GPIO104
F54
1.8VA
SOC_GPIO110
R639
4.7K_1%_04
R640
*10K_04
0506 modify
SOC_GPIO111
R641
4.7K_1%_04
D49
RB751S-40G
SOC_GPIO118
SOC_GPIO118
A
C
R642
4.7K_1%_04
R644
*4.7K_1%_04
SOC_GPIO120
R645
*10K_04
Title
Title
Title
[04] APL SOC_3/8_PCIE,SATA,SPI
[04] APL SOC_3/8_PCIE,SATA,SPI
[04] APL SOC_3/8_PCIE,SATA,SPI
Size
Size
Size
Document Number
Document Number
Document Number
6-71-N24P0-D02
6-71-N24P0-D02
6-71-N24P0-D02
B
B
B
Date:
Date:
Date:
Friday, August 05, 2016
Friday, August 05, 2016
Friday, August 05, 2016
2
Schematic Diagrams
1
D
R449
10K_04
SATA_LED#_N
38
C
Sheet 4 of 39
Processor 3/8
0927 ES only
HDA_SDIN0
R638
*680_1%_04
6-13-68001-28C
B
Hi=override
Lo=No
Override
ME_WE
21
A
R e v
R e v
R e v
2.0
2.0
2.0
Sheet
Sheet
Sheet
4
4
4
o f
o f
o f
39
39
39
1
Processor 3/8 B - 5

Hide quick links:

Advertisement

Table of Contents
loading

This manual is also suitable for:

N241pu

Table of Contents