Gp4 S7Lr Memory, Lvds, Ir - LG 60PA6500 Service Manual

Hide thumbs Also See for 60PA6500:
Table of Contents

Advertisement

IC501
H5TQ1G63DFR-H9C
VCC_1.5V_DDR
M8
N3
A-TMA0
A-MVREFCA
VREFCA
A0
R502
P7
A-TMA1
1K
A1
P3
1%
A-TMA2
A2
A-MVREFDQ
H1
N2
A-TMA3
VREFDQ
A3
P8
A-TMA4
R503
A4
P2
1K
A-TMA5
R505
A5
1%
L8
R8
A-TMA6
ZQ
A6
R2
C501
C503
240
A-TMA7
A7
0.1uF
1000pF
1%
T8
A-TMA8
A8
B2
R3
A-TMA9
VDD_1
A9
C524
10uF
D9
L7
A-TMA10
VDD_2
A10/AP
G7
R7
C525
0.1uF
A-TMA11
VDD_3
A11
C526
0.1uF
K2
N7
A-TMA12
VDD_4
A12/BC
K8
T3
C527
0.1uF
A-TMA13
VDD_5
A13
C528
0.1uF
N1
VDD_6
N9
M7
C529
0.1uF
VDD_7
NC_5
C530
0.1uF
R1
VDD_8
R9
M2
C531
0.1uF
A-TMBA0
VDD_9
BA0
C532
0.1uF
N8
A-TMBA1
BA1
M3
C533
0.1uF
A-TMBA2
BA2
A1
VDDQ_1
A8
J7
VDDQ_2
CK
C1
K7
VDDQ_3
CK
C9
K9
A-TMCKE
VDDQ_4
CKE
D2
VDDQ_5
E9
L2
VDDQ_6
CS
F1
K1
Hynix_1G_1600
A-TMODT
VDDQ_7
ODT
IC501-*1
H2
J3
H5TQ1G63DFR-PBC
A-TMRASB
VDDQ_8
RAS
N3
A0
VREFCA
M8
H9
K3
P7
P3
A1
A-TMCASB
N2
A2
H1
P8
A3
VREFDQ
VDDQ_9
CAS
P2
A4
R8
A5
L8
L3
R2
A7
A6
ZQ
A-TMWEB
T8
A8
WE
R3
A9
VDD_1
B2
L7
R7
A10/AP
VDD_2
D9
G7
J1
N7
A11
VDD_3
K2
T3
A12/BC
VDD_4
K8
A13
VDD_5
N1
NC_1
M7
VDD_6
N9
A15
VDD_7
VDD_8
R1
J9
T2
M2
BA0
VDD_9
R9
N8
BA1
NC_2
RESET
M3
BA2
J7
VDDQ_1
A8
A1
L1
K7
CK
VDDQ_2
C1
K9
CK
VDDQ_3
C9
CKE
VDDQ_4
D2
NC_3
L2
CS
VDDQ_5
VDDQ_6
E9
L9
K1
ODT
VDDQ_7
F1
J3
RAS
VDDQ_8
H2
K3
CAS
VDDQ_9
H9
NC_4
L3
WE
J1
T2
NC_1
J9
T7
F3
RESET
NC_2
L1
A-TMDQSL
NC_3
L9
A-TMA14
DQSL
F3
NC_4
T7
NC_6
G3
DQSL
DQSL
NC_6
G3
A-TMDQSLB
C7
DQSU
VSS_1
A9
B7
DQSU
VSS_2
B3
E1
DQSL
E7
VSS_3
G8
D3
DML
VSS_4
J2
DMU
VSS_5
J8
E3
VSS_6
M1
F7
DQL1
DQL0
VSS_7
VSS_8
M9
F2
DQL2
VSS_9
P1
A9
C7
F8
DQL3
VSS_10
P9
A-TMDQSU
H8
H3
DQL4
VSS_11
T9
T1
G2
DQL5
VSS_12
VSS_1
DQSU
H7
DQL6
DQL7
B1
B3
B7
D7
VSSQ_1
B9
A-TMDQSUB
C3
DQU1
DQU0
VSSQ_3
VSSQ_2
D1
VSS_2
DQSU
C8
DQU2
VSSQ_4
D8
C2
DQU3
VSSQ_5
E2
E1
A2
A7
DQU4
VSSQ_6
E8
B8
DQU5
VSSQ_7
F9
G1
A3
DQU6
VSSQ_8
G9
VSS_3
DQU7
VSSQ_9
G8
E7
A-TMDML
VSS_4
DML
J2
D3
A-TMDMU
VSS_5
DMU
SS_1G_1600
J8
VSS_6
IC501-*2
K4B1G1646G-BCK0
M1
E3
A-TMDQL0
N3
A0
VREFCA
M8
VSS_7
DQL0
P7
A1
P3
N2
A2
H1
M9
F7
P8
A3
VREFDQ
P2
A4
VSS_8
DQL1
A-TMDQL1
R8
A5
L8
R2
A6
ZQ
P1
F2
T8
A7
A8
A-TMDQL2
R3
A9
VDD_1
B2
L7
A10/AP
VDD_2
D9
VSS_9
DQL2
N7
R7
A11
VDD_3
K2
G7
P9
F8
T3
A12/BC
VDD_4
K8
A13
VDD_5
N1
A-TMDQL3
M7
VDD_6
N9
VSS_10
DQL3
NC_5
VDD_7
R1
M2
BA0
VDD_9
VDD_8
R9
T1
H3
N8
BA1
A-TMDQL4
M3
BA2
VSS_11
DQL4
VDDQ_1
A1
K7
J7
CK
VDDQ_2
A8
C1
T9
H8
K9
CK
VDDQ_3
C9
A-TMDQL5
CKE
VDDQ_4
D2
L2
VDDQ_5
E9
VSS_12
DQL5
K1
ODT
CS
VDDQ_6
VDDQ_7
F1
J3
RAS
VDDQ_8
H2
G2
K3
CAS
VDDQ_9
H9
A-TMDQL6
L3
WE
DQL6
T2
NC_1
J9
J1
RESET
NC_2
L1
H7
NC_3
L9
A-TMDQL7
F3
NC_4
T7
G3
DQSL
NC_6
DQL7
DQSL
C7
DQSU
VSS_1
A9
B1
B7
DQSU
VSS_2
B3
E7
VSS_3
E1
G8
VSSQ_1
D3
DML
VSS_4
J2
DMU
VSS_5
J8
B9
D7
E3
VSS_6
M1
A-TMDQU0
F7
DQL0
VSS_7
M9
F2
DQL2
DQL1
VSS_8
VSS_9
P1
VSSQ_2
DQU0
F8
DQL3
VSS_10
P9
H3
DQL4
VSS_11
T1
D1
C3
G2
H8
DQL5
VSS_12
T9
A-TMDQU1
H7
DQL6
VSSQ_3
DQU1
DQL7
B1
D7
VSSQ_1
B9
D8
C8
C3
DQU0
VSSQ_2
D1
A-TMDQU2
C8
DQU1
DQU2
VSSQ_4
VSSQ_3
D8
C2
DQU3
VSSQ_5
E2
VSSQ_4
DQU2
A7
DQU4
VSSQ_6
E8
A2
DQU5
VSSQ_7
F9
E2
C2
B8
A3
DQU6
VSSQ_8
G1
G9
A-TMDQU3
DQU7
VSSQ_9
VSSQ_5
DQU3
E8
A7
A-TMDQU4
VSSQ_6
DQU4
A2
F9
A-TMDQU5
VSSQ_7
DQU5
G1
B8
A-TMDQU6
VSSQ_8
DQU6
G9
A3
A-TMDQU7
VSSQ_9
DQU7
IC500
H5TQ1G63DFR-H9C
VCC_1.5V_DDR
M8
N3
B-TMA0
B-MVREFCA
VREFCA
A0
R500
P7
B-TMA1
1K
A1
1%
P3
B-TMA2
A2
B-MVREFDQ
H1
N2
B-TMA3
VREFDQ
A3
P8
B-TMA4
A4
R501
P2
1K
B-TMA5
R504
A5
1%
L8
R8
B-TMA6
ZQ
A6
R2
240
B-TMA7
C500
C502
A7
0.1uF
1000pF
1%
T8
B-TMA8
A8
B2
R3
B-TMA9
VDD_1
A9
C506
10uF
D9
L7
B-TMA10
VDD_2
A10/AP
G7
R7
C507
0.1uF
B-TMA11
VDD_3
A11
K2
N7
C508
0.1uF
B-TMA12
VDD_4
A12/BC
C509
0.1uF
K8
T3
B-TMA13
VDD_5
A13
N1
C510
0.1uF
VDD_6
C511
0.1uF
N9
M7
VDD_7
NC_5
R1
C512
0.1uF
VDD_8
C513
0.1uF
R9
M2
B-TMBA0
VDD_9
BA0
N8
C514
0.1uF
B-TMBA1
BA1
C515
0.1uF
M3
B-TMBA2
BA2
A1
VDDQ_1
A8
J7
VDDQ_2
CK
Hynix_1G_1600
C1
K7
VDDQ_3
CK
IC500-*1
H5TQ1G63DFR-PBC
C9
K9
B-TMCKE
N3
M8
VDDQ_4
CKE
P7
A0
VREFCA
P3
A1
D2
N2
A2
H1
P8
A3
VREFDQ
P2
A4
A5
VDDQ_5
R8
A6
ZQ
L8
E9
L2
R2
A7
T8
R3
A8
B2
L7
A9
VDD_1
D9
VDDQ_6
CS
R7
A10/AP
VDD_2
G7
N7
A11
VDD_3
K2
F1
K1
T3
A12/BC
VDD_4
K8
B-TMODT
A13
VDD_6
VDD_5
N1
VDDQ_7
ODT
M7
A15
VDD_7
N9
VDD_8
R1
H2
J3
M2
N8
BA0
VDD_9
R9
B-TMRASB
M3
BA1
BA2
A1
VDDQ_8
RAS
J7
VDDQ_1
A8
K7
CK
VDDQ_2
C1
H9
K3
K9
CK
CKE
VDDQ_4
VDDQ_3
C9
B-TMCASB
VDDQ_5
D2
VDDQ_9
CAS
L2
CS
VDDQ_6
E9
K1
ODT
VDDQ_7
F1
L3
J3
K3
RAS
VDDQ_8
H9
H2
B-TMWEB
L3
CAS
VDDQ_9
WE
J1
WE
T2
NC_1
J9
RESET
NC_2
NC_3
L1
J1
NC_4
L9
F3
DQSL
NC_6
T7
NC_1
G3
DQSL
C7
A9
J9
T2
B7
DQSU
VSS_1
B3
DQSU
VSS_2
E1
E7
VSS_3
G8
NC_2
RESET
D3
DML
VSS_4
J2
DMU
VSS_6
VSS_5
J8
L1
E3
DQL0
VSS_7
M1
F7
DQL1
VSS_8
M9
NC_3
F8
F2
DQL2
VSS_9
P1
P9
H3
DQL3
VSS_10
T1
L9
H8
DQL4
VSS_11
T9
G2
DQL5
VSS_12
H7
DQL6
NC_4
DQL7
VSSQ_1
B1
D7
DQU0
VSSQ_2
B9
T7
F3
C3
DQU1
VSSQ_3
D1
B-TMDQSL
C8
C2
DQU2
VSSQ_4
D8
E2
B-TMA14
NC_6
DQSL
A7
DQU3
VSSQ_5
E8
A2
DQU4
VSSQ_6
F9
G3
B8
DQU5
VSSQ_7
G1
B-TMDQSLB
A3
DQU6
VSSQ_8
G9
DQU7
VSSQ_9
DQSL
A9
C7
B-TMDQSU
SS_1G_1600
VSS_1
DQSU
B3
B7
IC500-*2
B-TMDQSUB
K4B1G1646G-BCK0
VSS_2
DQSU
E1
N3
A0
VREFCA
M8
P3
P7
A1
VSS_3
N2
A2
H1
P8
A3
VREFDQ
G8
E7
P2
A4
B-TMDML
R8
A5
L8
R2
A6
A7
ZQ
VSS_4
DML
T8
A8
R3
A9
VDD_1
B2
J2
D3
L7
A10/AP
VDD_2
D9
B-TMDMU
R7
N7
A11
VDD_3
G7
K2
VSS_5
DMU
T3
A12/BC
VDD_4
K8
A13
VDD_5
N1
J8
M7
VDD_6
N9
NC_5
VDD_8
VDD_7
R1
M2
BA0
VDD_9
R9
VSS_6
N8
BA1
M3
BA2
M1
E3
J7
VDDQ_1
A1
A8
B-TMDQL0
K7
CK
VDDQ_2
C1
VSS_7
DQL0
K9
CK
VDDQ_3
C9
CKE
VDDQ_4
D2
M9
F7
L2
VDDQ_5
E9
B-TMDQL1
K1
CS
ODT
VDDQ_6
VDDQ_7
F1
J3
RAS
VDDQ_8
H2
VSS_8
DQL1
K3
CAS
VDDQ_9
H9
L3
WE
J1
P1
F2
T2
NC_1
J9
B-TMDQL2
RESET
NC_2
L1
VSS_9
DQL2
NC_3
L9
F3
NC_4
T7
P9
F8
G3
DQSL
DQSL
NC_6
B-TMDQL3
C7
DQSU
VSS_1
A9
VSS_10
DQL3
B7
DQSU
VSS_2
B3
E1
E7
VSS_3
G8
T1
H3
D3
DML
VSS_4
J2
B-TMDQL4
DMU
VSS_5
J8
VSS_11
DQL4
E3
VSS_6
M1
F7
DQL1
DQL0
VSS_7
VSS_8
M9
T9
H8
F2
DQL2
VSS_9
P1
B-TMDQL5
F8
DQL3
VSS_10
P9
H3
DQL4
VSS_11
T1
VSS_12
DQL5
G2
H8
DQL5
VSS_12
T9
G2
H7
DQL6
DQL7
B1
B-TMDQL6
D7
VSSQ_1
B9
DQL6
C3
DQU0
DQU1
VSSQ_3
VSSQ_2
D1
C8
DQU2
VSSQ_4
D8
H7
C2
DQU3
VSSQ_5
E2
A7
DQU4
VSSQ_6
E8
DQL7
B-TMDQL7
A2
B8
DQU5
VSSQ_7
F9
G1
A3
DQU6
VSSQ_8
G9
B1
DQU7
VSSQ_9
VSSQ_1
B9
D7
B-TMDQU0
VSSQ_2
DQU0
D1
C3
B-TMDQU1
VSSQ_3
DQU1
D8
C8
B-TMDQU2
VSSQ_4
DQU2
E2
C2
+1.5V_DDR_IN
VCC_1.5V_DDR
B-TMDQU3
VSSQ_5
DQU3
E8
A7
B-TMDQU4
VSSQ_6
DQU4
F9
A2
B-TMDQU5
VSSQ_7
DQU5
L500
G1
B8
B-TMDQU6
C544
C545
VSSQ_8
DQU6
500
G9
A3
10uF
0.1uF
B-TMDQU7
Main
VSSQ_9
DQU7
10V
16V
THE
SYMBOL MARK OF THIS SCHEMETIC DIAGRAM INCORPORATES
SPECIAL FEATURES IMPORTANT FOR PROTECTION FROM X-RADIATION.
FILRE AND ELECTRICAL SHOCK HAZARDS, WHEN SERVICING IF IS
ESSENTIAL THAT ONLY MANUFATURES SPECFIED PARTS BE USED FOR
THE CRITICAL COMPONENTS IN THE
SYMBOL MARK OF THE SCHEMETIC.
Copyright © 2011 LG Electronics Inc. All rights reserved.
Only for training and service purposes
DDR3 Memory
LVDS
1GBit x 2
P500
104060-8017
P503
TF05-51S
A-TMCK
A-TMCKB
1
2
R509
R511
3
56
56
4
1%
1%
5
6
C543
7
0.01uF
50V
8
9
10
11
RXA0-
12
RXA0+
VCC_1.5V_DDR
13
RXA1-
14
RXA1+
R506
15
10K
16
RXA2-
A-TMRESETB
17
RXA2+
18
19
RXACK-
20
RXACK+
21
RXA3-
22
RXA3+
23
RXA4-
24
RXA4+
25
26
HD
27
RXB0-
28
RXB0+
29
SS_1G_1333
SS_2G_1333
RXB1-
IC501-*4
K4B1G1646G-BCH9
IC501-*3
K4B2G1646C
30
RXB1+
N3
M8
N3
M8
P7
A0
VREFCA
P7
A0
VREFCA
P3
A1
P3
A1
A2
31
N2
A2
H1
N2
A3
VREFDQ
H1
P8
A4
A3
VREFDQ
P8
A4
P2
A5
R8
P2
A5
L8
R8
A6
ZQ
L8
R2
A6
ZQ
32
R2
T8
A7
T8
A7
RXB2-
R3
A8
B2
R3
A8
B2
L7
A9
VDD_1
D9
L7
A9
VDD_1
D9
R7
A10/AP
VDD_2
G7
R7
A11
A10/AP
VDD_2
VDD_3
G7
33
N7
A11
VDD_3
K2
N7
A12/BC
VDD_4
K2
RXB2+
T3
A12/BC
A13
VDD_5
VDD_4
K8
T3
A13
VDD_5
K8
VDD_6
N1
M7
VDD_6
N9
N1
M7
NC_5
VDD_7
N9
NC_5
VDD_7
R1
34
VDD_8
R1
M2
VDD_8
R9
M2
N8
BA0
VDD_9
R9
N8
BA0
VDD_9
M3
BA1
M3
BA1
BA2
A1
BA2
VDDQ_1
A1
35
J7
VDDQ_1
A8
J7
CK
VDDQ_2
A8
RXBCK-
K7
CK
CK
VDDQ_2
VDDQ_3
C1
K7
CK
VDDQ_3
C1
K9
CKE
VDDQ_4
C9
K9
CKE
VDDQ_4
C9
VDDQ_5
D2
L2
VDDQ_5
E9
D2
36
L2
CS
VDDQ_6
E9
K1
CS
VDDQ_6
F1
RXBCK+
J3
K1
ODT
VDDQ_7
F1
H2
J3
ODT
VDDQ_7
H2
K3
RAS
VDDQ_8
H9
K3
RAS
VDDQ_8
H9
L3
CAS
VDDQ_9
L3
WE
CAS
VDDQ_9
37
WE
J1
NC_1
J1
RXB3-
T2
NC_1
J9
T2
RESET
NC_2
J9
RESET
NC_2
NC_3
L1
NC_3
L1
NC_4
L9
F3
NC_4
L9
T7
38
F3
DQSL
NC_6
T7
G3
DQSL
NC_6
RXB3+
G3
DQSL
DQSL
C7
A9
C7
A9
B7
DQSU
VSS_1
B3
B7
DQSU
VSS_1
B3
39
DQSU
VSS_2
E1
DQSU
VSS_2
VSS_3
E1
RXB4-
E7
VSS_3
G8
E7
DML
VSS_4
G8
D3
DMU
DML
VSS_4
VSS_5
J2
D3
DMU
VSS_5
J2
VSS_6
J8
E3
VSS_6
J8
M1
40
E3
DQL0
VSS_7
M1
F7
DQL0
VSS_7
M9
RXB4+
F7
F2
DQL1
VSS_8
M9
P1
F2
DQL1
VSS_8
P1
F8
DQL2
VSS_9
P9
F8
DQL2
VSS_9
P9
H3
DQL3
VSS_10
T1
H3
DQL3
VSS_10
T1
41
H8
DQL4
VSS_11
T9
H8
DQL4
DQL5
VSS_12
VSS_11
T9
G2
DQL5
VSS_12
G2
DQL6
H7
DQL6
DQL7
H7
DQL7
VSSQ_1
B1
D7
VSSQ_1
B1
B9
42
D7
DQU0
VSSQ_2
B9
C3
DQU0
VSSQ_2
D1
C3
DQU1
VSSQ_3
D1
C8
DQU1
VSSQ_3
D8
C8
C2
DQU2
VSSQ_4
D8
E2
C2
DQU2
VSSQ_4
E2
A7
DQU3
VSSQ_5
E8
A7
DQU3
VSSQ_5
E8
43
A2
DQU4
VSSQ_6
F9
A2
DQU4
DQU5
VSSQ_7
VSSQ_6
F9
B8
DQU5
VSSQ_7
G1
B8
DQU6
VSSQ_8
G1
A3
DQU7
DQU6
VSSQ_9
VSSQ_8
G9
A3
DQU7
VSSQ_9
G9
44
45
46
FHD
47
48
49
50
51
52
B-TMCK
B-TMCKB
R508
R510
56
56
1%
1%
C542
0.01uF
50V
VCC_1.5V_DDR
R507
10K
81
B-TMRESETB
SS_1G_1333
SS_2G_1333
IC500-*3
IC500-*4
K4B1G1646G-BCH9
K4B2G1646C
N3
A0
VREFCA
M8
N3
M8
P7
A1
P7
A0
A1
VREFCA
P3
A2
P3
A2
P8
N2
A3
VREFDQ
H1
N2
A3
VREFDQ
H1
P2
A4
P8
P2
A4
R8
A5
L8
R8
A5
L8
R2
A6
ZQ
R2
A6
ZQ
T8
A7
A8
T8
A7
R3
A9
VDD_1
B2
R3
A8
B2
L7
A10/AP
VDD_2
D9
L7
A9
A10/AP
VDD_1
VDD_2
D9
R7
A11
VDD_3
G7
R7
A11
VDD_3
G7
N7
T3
A12/BC
VDD_4
K8
K2
N7
A12/BC
VDD_4
K2
A13
VDD_5
N1
T3
A13
VDD_5
K8
N1
M7
VDD_6
N9
M7
VDD_6
N9
NC_5
VDD_7
R1
NC_5
VDD_7
R1
M2
VDD_8
R9
M2
VDD_8
R9
N8
BA1
BA0
VDD_9
N8
BA0
VDD_9
M3
BA2
M3
BA1
BA2
VDDQ_1
A1
VDDQ_1
A1
K7
J7
CK
VDDQ_2
A8
C1
J7
CK
VDDQ_2
A8
K9
CK
VDDQ_3
C9
K7
CK
VDDQ_3
C1
CKE
VDDQ_4
D2
K9
CKE
VDDQ_4
D2
C9
L2
VDDQ_5
E9
L2
VDDQ_5
E9
K1
CS
VDDQ_6
F1
K1
CS
VDDQ_6
F1
J3
ODT
RAS
VDDQ_7
VDDQ_8
H2
J3
ODT
VDDQ_7
H2
K3
CAS
VDDQ_9
H9
K3
RAS
CAS
VDDQ_8
VDDQ_9
H9
L3
WE
L3
WE
T2
NC_1
J9
J1
NC_1
J1
RESET
NC_2
L1
T2
RESET
NC_2
J9
NC_3
L9
NC_3
L9
L1
F3
NC_4
T7
F3
NC_4
T7
G3
DQSL
NC_6
G3
DQSL
NC_6
DQSL
DQSL
C7
DQSU
VSS_1
A9
C7
A9
B7
DQSU
VSS_2
B3
B7
DQSU
DQSU
VSS_2
VSS_1
B3
VSS_3
E1
VSS_3
E1
D3
E7
DML
VSS_4
J2
G8
E7
DML
VSS_4
G8
DMU
VSS_5
J8
D3
DMU
VSS_5
J2
J8
E3
VSS_6
M1
E3
VSS_6
M1
F7
DQL0
VSS_7
M9
F7
DQL0
VSS_7
M9
F2
DQL1
DQL2
VSS_8
VSS_9
P1
F2
DQL1
VSS_8
P1
F8
DQL3
VSS_10
P9
F8
DQL2
VSS_9
P9
H3
DQL4
VSS_11
T1
H3
DQL3
DQL4
VSS_11
VSS_10
T1
H8
DQL5
VSS_12
T9
H8
DQL5
VSS_12
T9
G2
H7
DQL6
G2
DQL6
DQL7
B1
H7
DQL7
B1
D7
VSSQ_1
B9
D7
VSSQ_1
B9
C3
DQU0
VSSQ_2
D1
C3
DQU0
VSSQ_2
D1
C8
DQU1
VSSQ_3
D8
C8
DQU1
VSSQ_3
D8
C2
DQU3
DQU2
VSSQ_4
VSSQ_5
E2
C2
DQU2
VSSQ_4
E2
A7
DQU4
VSSQ_6
E8
A7
DQU4
DQU3
VSSQ_6
VSSQ_5
E8
A2
DQU5
VSSQ_7
F9
A2
DQU5
VSSQ_7
F9
B8
A3
DQU6
VSSQ_8
G1
G9
B8
DQU6
VSSQ_8
G1
DQU7
VSSQ_9
A3
DQU7
VSSQ_9
G9
* LCI: LVDS Connection Indicator
Key/IR
+3.3V_ST
+5V
+5V
R515
USA
4.7K
R518
100
IR
+3.3V_ST
C517
10pF
50V
R540
R542
10K
10K
R517
100
KEY1
LD500
C534
D500
R516
KDS184
C
220pF
100
50V
B
KEY2
2K
C535
R579
220pF
E
Q500
R514
50V
22
MMBT3904(NXP)
LED_RED
+3.3V_ST
47K
C520
R578
10pF
50V
R538
R539
4.7K
4.7K
R519
1
READY
100
SUB_SCL
2
R576
0
C522
10pF
R536
0
3
R520
50V
UART_RXD
100
READY
4
R537
0
SUB_SDA
UART_TXD
C523
5
10pF
50V
6
READY
7
8
+3.3V_ST
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
RXA0-
41
RXA0+
42
RXA1-
43
RXA1+
44
45
RXA2-
46
RXA2+
47
48
RXACK-
49
RXACK+
50
RXA3-
51
RXA3+
52
RXA4-
53
RXA4+
54
55
56
RXB0-
57
RXB0+
58
RXB1-
59
RXB1+
60
61
RXB2-
62
RXB2+
63
64
RXBCK-
65
RXBCK+
66
RXB3-
67
RXB3+
68
RXB4-
69
RXB4+
70
71
72
73
74
75
P_SDA
76
DISP_EN
77
P_SCL
78
PC_SER_DATA
79
PC_SER_CLK
80
NAND Flash
1GBit
P501
12507WS-08L
1
+3.3V
2
3
R565
R568
4
1K
4.7K
/F_RB
5
/PF_OE
/PF_CE0
6
R566
1K
7
READY
C550
0.1uF
8
9
/PF_CE1
PF_ALE
C547
0.1uF
16V
/PF_WE
/PF_WP
R558
0
R556
R567
3.3K
1K
SERIAL FLASH
8MBit
IC505-*1
MX25L8006EM2I-12G
/SPI_CS
MX
CS#
VCC
1
8
SO/SIO1
HOLD#
2
7
SPI_SDO
WP#
SCLK
3
6
GND
SI/SIO0
4
5
/FLASH_WP
EEPROM
1MBit
IC503-*1
R1EX24256BSAS0A
Renesas_IC503
A0
VCC
1
8
A1
WP
2
7
A2
SCL
3
6
VSS
SDA
4
5
HDCP EEPROM
8KBit
CAT24C08WI-GT3-H-RECV(TV)
R563
4.7K
NC_1
NC_2
A2
VSS
IC504
H27U1G8F2BTR-BC
+3.3V
NC_1
NC_29
1
48
NC_2
NC_28
2
47
NC_3
NC_27
3
46
PCM_A[0-7]
NC_4
NC_26
AR518
4
45
22
NC_5
I/O7
PCM_A[7]
5
44
NC_6
I/O6
PCM_A[6]
6
43
R/B
I/O5
PCM_A[5]
7
42
RE
I/O4
PCM_A[4]
8
41
CE
NC_25
9
40
NC_7
NC_24
10
39
C554
NC_8
NC_23
10uF
11
38
VCC_1
VCC_2
12
37
VSS_1
VSS_2
C555
13
36
0.1uF
NC_9
NC_22
14
35
NC_10
NC_21
15
34
CLE
NC_20
AR519
16
33
22
ALE
I/O3
PCM_A[3]
17
32
IC504-*1
K9F1G08U0D-SCB0
WE
I/O2
PCM_A[2]
SS
18
31
NC_1
NC_29
1
48
NC_2
NC_28
2
47
NC_3
NC_27
WP
I/O1
3
46
PCM_A[1]
NC_4
NC_26
19
30
4
45
NC_5
I/O7
5
44
NC_6
I/O6
NC_11
I/O0
6
43
PCM_A[0]
R/B
I/O5
20
29
7
42
RE
I/O4
8
41
CE
NC_25
9
40
NC_12
NC_19
NC_7
NC_24
10
39
21
28
NC_8
NC_23
11
38
VCC_1
VCC_2
12
37
VSS_1
VSS_2
NC_13
NC_18
13
36
NC_9
NC_22
22
27
14
35
NC_10
NC_21
15
34
CLE
NC_20
NC_14
NC_17
16
33
ALE
I/O3
23
26
17
32
WE
I/O2
18
31
WP
I/O1
19
30
NC_15
NC_16
NC_11
I/O0
20
29
24
25
NC_12
NC_19
21
28
NC_13
NC_18
22
27
NC_14
NC_17
23
26
NC_15
NC_16
24
25
+3.3V_ST
+3.3V_ST
+3.3V_ST
IC505
W25Q80BVSSIG
R564
R569
10K
4.7K
READY
C556
CS
VCC
0.1uF
1
8
DO[IO1]
HOLD[IO3]
2
7
R561
0
%WP[IO2]
CLK
3
6
SPI_SCK
R575
GND
DI[IO0]
33
4
5
SPI_SDI
A0'h
+3.3V
C552
0.1uF
IC503
AT24C256C-SSHL-T
A0
VCC
1
8
A1
WP
2
7
R573
22
A2
SCL
3
6
I2C_SCL
R574
22
GND
SDA
4
5
I2C_SDA
Addr:10101--
+3.3V
IC502
8 VCC
1
R570
7 WP
4.7K
2
READY
R571
6 SCL
22
3
I2C_SCL
R572
SDA
22
4
5
I2C_SDA
GP4_S7LR
2011-10-20
Memory.LVDS,IR
5
6
LGE Internal Use Only

Hide quick links:

Advertisement

Table of Contents
loading

Table of Contents