Vga Frame Buffer B - Clevo W170ER Service Manual

Table of Contents

Advertisement

VGA Frame Buffer B

6. Frame Buffer Partition B - Lower Half
13,16,17
FBB_C MD[31:0]
13
F BB_C LK0
13
F BB_C LK0#
13,16
FBB_D[ 31:0]
U20D
INS219767527
BGA17 0
C OMM ON
NO RMAL
FBB_D0
0
DQ0
FBB_D1
1
DQ1
2
FBB_D2
DQ2
FBB_D3
3
DQ3
FBB_D4
4
DQ4
FBB_D5
5
DQ5
FBB_D6
6
DQ6
7
FBB_D7
DQ7
FBB_ED C0
C2
EDC0
FBB_DBI0
D2
DBI0
A10
FBB_VREFD _L
VREFD
C582
x32
x16
A11
DQ8
A13
NC
DQ9
NC
B11
DQ10
B13
NC
DQ11
NC
E11
DQ12
NC
E13
GND
DQ13
F11
NC
DQ14
NC
F13
DQ15
NC
C13
EDC1
GND
GND
D13
DBI1
NC
D4
W CK01
13, 16
F BB_WCK01
D5
13, 16
F BB_WCK01#
W CK01
H5GQ1H24BFR-T2C
13, 16
F BB_WCK23
13, 16
F BB_WCK23#
FBB_VREF_FET_L
D
Q26A
2
MTDN7002ZHS6R
G
14, 15,17,18
GPIO10_FBVR EF_ALTV
S
GND
13,16,17
FBB_C MD[31:0]
13,16
FBB_D[ 31:0]
U7D
INS219767804
BGA17 0_ MIR R
C OMM ON
MI RRO RED
x32
x16
DQ0
NC
DQ1
NC
DQ2
NC
DQ3
NC
DQ4
NC
DQ5
NC
DQ6
NC
DQ7
NC
R2
EDC0
NC
P2
DBI0
NC
V10
F BB_VREFD_L
VREFD
FBB_D8
V11
8
DQ8
9
FBB_D9
V13
DQ9
FBB_D10
T11
10
DQ10
FBB_D11
T13
11
DQ11
N11
12
FBB_D12
DQ12
FBB_D13
N13
13
DQ13
14
FBB_D14
M11
DQ14
FBB_D15
M13
15
DQ15
R13
FBB_ED C1
EDC1
FBB_DBI1
P13
DBI1
P4
W CK01
13, 16
F BB_WCK01
P5
W CK01
13, 16
F BB_WCK01#
H5GQ1H24BFR-T2C
13, 16
F BB_WCK23
13, 16
F BB_WCK23#
13
F BB_ED C[3:0]
FBB_EDC 0
0
FBB_EDC 1
1
FBB_EDC 2
2
FBB_EDC 3
3
13
F BB_DBI[3:0]
FBB_DBI 0
0
FBB_DBI 1
1
FBB_DBI 2
2
3
FBB_DBI 3
U20A
INS219767947
BGA170
C OMMON
NORM AL
F BB_D16
16
DQ16
F BB_D17
17
DQ17
18
F BB_D18
DQ18
F BB_D19
19
DQ19
FBVDDQ
F BB_D20
20
DQ20
F BB_D21
21
DQ21
F BB_D22
22
DQ22
23
F BB_D23
R 352
DQ23
549_1%_04
F BB_EDC 2
R 13
EDC2
F BB_DBI 2
P13
DBI2
0.4
V10
FBB_VR EFD_L
VREFD
x32
x16
V4
C 164
R333
DQ24
V2
NC
DQ25
R 332
NC
T4
931_1%_04
R60
R 61
DQ26
T2
NC
40.2_1%_04
40.2_1%_04
DQ27
NC
N4
DQ28
NC
N2
DQ29
M4
NC
DQ30
NC
M2
GND
GN D
DQ31
NC
0.100V
R2
C 557
EDC3
NC
P2
DBI3
NC
0. 01u_16V_X7R_04
P4
FBVD DQ
WCK23
P5
WCK23
H5GQ1H 24BF R-T2C
GND
R331
549_1%_04
C145
R330
R 329
931_1%_04
1. 33K_1%_04
GND
GND
U7B
INS219766346
BGA1 70_ MIR R
C OM MON
FBB_CMD12
12
RAS
FBB_CMD15
15
CAS
5
FBB_CMD5
W E
U7A
FBB_CMD0
0
CS
INS219767316
BGA170 _MIR R
FBB_CMD8
C OMMON
8
ABI
MIRRO RED
10
FBB_CMD10
A0_A10
FBB_CMD11
x32
x16
11
A1_A9
FBB_CMD2
K11
DQ16
2
A2_BA0
NC
FBB_CMD1
K10
DQ17
1
A3_BA3
NC
FBB_CMD3
H11
DQ18
3
A4_BA2
NC
H10
4
FBB_CMD4
DQ19
NC
A5_BA1
FBB_CMD7
H 5
DQ20
7
A6_A11
NC
FBB_CMD6
H 4
DQ21
6
A7_A8
NC
FBB_CMD9
J5
DQ22
9
RFU_A12
NC
DQ23
NC
C 13
EDC2
GND
G ND
D 13
DBI2
NC
FBB_CMD13
J2
13
RESET
A10
J3
FBB_VREF D_L
14
FBB_CMD14
VREFD
CKE
F BB_D24
A4
24
DQ24
25
F BB_D25
A2
FBB_CLK0
J12
DQ25
CLK
F BB_D26
B4
FBB_CLK0#
J11
26
DQ26
CLK
F BB_D27
B2
27
DQ27
E4
28
F BB_D28
DQ28
F BB_D29
E2
29
DQ29
30
F BB_D30
F4
DQ30
F BB_D31
F2
31
DQ31
C2
FBB_EDC3
EDC3
FBB_DBI3
D2
DBI3
A5
NC_RFU_A5
D4
V5
WCK23
NC_RFU_V5
D5
WCK23
H5GQ1H 24BF R-T2C
FBB_VREFC0
J14
VREFC
FBB_ZQ1
J13
ZQ
FBB_SEN0
J10
SEN
R 62
H 5GQ1H24BFR -T2C
121_1%_04
GN D
FB VDDQ _MEM Decaps:
FBVDD Decaps:
1x 0805 10uF
1x 0805 10uF
4x 0603 1.0uF
4x 0603 1.0uF
F BVD DQ
6x 0402 0.1uF
C562
C177
C171
10u_6.3V_X5R _06
1u_6. 3V_X5R _04
1u_6.3V_X5R _04
U20B
INS 219768508
BGA17 0
C OMM ON
FBB_CMD12
12
RAS
FBB_CMD15
GND
15
CAS
5
FBB_CMD5
WE
FBB_CMD0
0
CS
F BVD DQ
FBB_CMD8
8
ABI
FBB_CMD10
10
A0_A10
FBB_CMD11
11
A1_A9
2
FBB_CMD2
H11
C150
C566
C151
A2_BA0
FBB_CMD1
H10
1
A3_BA3
FBB_CMD3
K11
10u_6.3V_X5R _06
1u_6. 3V_X5R _04
1u_6.3V_X5R _04
3
A4_BA2
FBB_CMD4
K10
4
A5_BA1
FBB_CMD7
K5
7
A6_A11
6
FBB_CMD6
K4
A7_A8
FBB_CMD9
J5
9
RFU_A12
GND
F BVD DQ
FBB_CMD13
J2
13
RESET
FBB_CMD14
J3
14
CKE
J12
CLK
J11
C558
C182
C560
CLK
0.1u_10V_X5R _04
0. 1u_10V_X5R_04
0.1u_10V_X5R_04
GND
A5
NC_RFU_A5
V5
NC_RFU_V5
F BVD DQ
C161
C578
C588
0.1u_10V_X5R _04
0. 1u_10V_X5R_04
0.1u_10V_X5R_04
0.4
J14
FBB_VR EFC 0
VREFC
FBB_ZQ0
J13
ZQ
FBB_SEN0
J10
GND
SEN
R63
R 71
H5GQ1H 24BFR-T2C
121_1%_04
1K_04
GND
GND
FBVDDQ
U20C
INS219766667
U7C
BGA1 70
C OM MON
INS219765212
R84
BGA 1 70_ MIR R
C OM MON
1K_04
FBB_SOE0
J1
Mirrored
MF_VSS/SOE*
add 1k to V SS
J1
FBB_SOE1
B10
SOE*/MF_VDD
VSS
R 85
B5
add 1k to VDD
VSS
B10
C10
D 10
VSS
VDD
1K_04
VSS
B5
C5
G10
VSS
VDD
VSS
D10
D11
G5
VSS
VDD
VSS
G10
G1
H1
VSS
VDD
VSS
G5
G11
H 14
VSS
VDD
VSS
H1
G14
K1
VSS
VDD
VSS
H14
G4
GND
K14
VSS
VDD
VSS
K1
L1
L10
VSS
VDD
VSS
K14
L11
L5
VSS
VDD
VSS
L10
L14
P10
VSS
VDD
VSS
L5
L4
T10
VSS
VDD
VSS
P10
P11
T5
VSS
VDD
VSS
T10
R10
VSS
VDD
T5
R5
FBVDD Q
A1
VSS
VDD
VSSQ
A12
VSSQ
A1
B1
A14
VSSQ
VDDQ
VSSQ
A12
B12
A3
VSSQ
VDDQ
VSSQ
A14
B14
C1
VSSQ
VDDQ
VSSQ
A3
B3
C 11
VSSQ
VDDQ
VSSQ
C1
D1
C 12
VSSQ
VDDQ
VSSQ
C11
D12
C 14
VSSQ
VDDQ
VSSQ
C12
D14
C3
VSSQ
VDDQ
VSSQ
C14
D3
C4
VSSQ
VDDQ
VSSQ
C3
E10
E1
VSSQ
VDDQ
VSSQ
C4
E5
E12
VSSQ
VDDQ
VSSQ
E1
F1
E14
VSSQ
VDDQ
VSSQ
E12
F12
E3
VSSQ
VDDQ
VSSQ
E14
F14
F 10
VSSQ
VDDQ
VSSQ
E3
F3
F5
VSSQ
VDDQ
VSSQ
F 10
G13
H 13
VSSQ
VDDQ
VSSQ
F5
G2
H2
VSSQ
VDDQ
VSSQ
H13
H12
K13
VSSQ
VDDQ
VSSQ
H2
H3
K2
VSSQ
VDDQ
VSSQ
K13
K12
M10
VSSQ
VDDQ
VSSQ
K2
K3
M5
VSSQ
VDDQ
VSSQ
M10
L13
N1
VSSQ
VDDQ
VSSQ
M5
L2
N 12
VSSQ
VDDQ
VSSQ
N1
M1
N 14
VSSQ
VDDQ
VSSQ
N12
M12
N3
VSSQ
VDDQ
VSSQ
N14
M14
R1
VSSQ
VDDQ
VSSQ
N3
M3
R 11
VSSQ
VDDQ
VSSQ
R1
N10
R 12
VSSQ
VDDQ
VSSQ
R11
N5
R 14
VSSQ
VDDQ
VSSQ
R12
P1
R3
VSSQ
VDDQ
VSSQ
R14
P12
R4
VSSQ
VDDQ
VSSQ
R3
P14
V1
VSSQ
VDDQ
VSSQ
R4
P3
V12
VSSQ
VDDQ
VSSQ
V1
T1
V14
VSSQ
VDDQ
VSSQ
V12
T12
V3
VSSQ
VDDQ
VSSQ
V14
T14
VSSQ
VDDQ
V3
T3
VSSQ
VDDQ
H5GQ1H 24BFR -T2C
GND
H5GQ1H24BFR-T2C
GND
13,14,15,17, 40
F BVDD Q
Schematic Diagrams
C580
C153
1u_6.3V_X5R _04
1u_6.3V_X5R _04
C158
C146
1u_6.3V_X5R _04
1u_6.3V_X5R _04
C561
C 149
C148
0. 1u_10V_X5R _04
0. 1u_10V_X5R_04
0. 1u_10V_X5R_04
Sheet 16 of 51
VGA Frame Buffer
C154
C 591
C589
B
0. 1u_10V_X5R _04
0. 1u_10V_X5R_04
0. 1u_10V_X5R_04
Normal
FBVD DQ
C10
VDD
C5
VDD
D11
VDD
G1
VDD
G11
VDD
G14
VDD
G4
VDD
L1
VDD
L11
VDD
L14
VDD
L4
VDD
P11
VDD
R10
VDD
R5
FBVD DQ
VDD
B1
VDDQ
B12
VDDQ
B14
VDDQ
B3
VDDQ
D1
VDDQ
D12
VDDQ
D14
VDDQ
D3
VDDQ
E10
VDDQ
E5
VDDQ
F1
VDDQ
F12
VDDQ
F14
VDDQ
F3
VDDQ
G13
VDDQ
G2
VDDQ
H12
VDDQ
H3
VDDQ
K12
VDDQ
K3
VDDQ
L13
VDDQ
L2
VDDQ
M1
VDDQ
M12
VDDQ
M14
VDDQ
M3
VDDQ
N10
VDDQ
N5
VDDQ
P1
VDDQ
P12
VDDQ
P14
VDDQ
P3
VDDQ
T1
VDDQ
T12
VDDQ
T14
VDDQ
T3
VDDQ
VGA Frame Buffer B B - 17

Hide quick links:

Advertisement

Table of Contents
loading

Table of Contents