Prepared
Manfred Ortmann
Approved
Pin
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
Document Number
Checked
Date
20091005
Signal
UART1
ADC1
ADC4
ADC3
ADC6
ADC2
ADC0
JADE_IO_G4_13
BIGEND
JADE_IO_G4_12
VINITHI
GND
VCC12
JADE_IO_G4_7
VCC12
JADE_IO_G4_8
JADE_IO_G4_10
JADE_IO_G4_24
JADE_IO_G4_11
JADE_IO_G4_25
JADE_IO_G4_14
JADE_IO_G4_20
JADE_IO_G4_9
JADE_IO_G4_21
JADE_IO_G4_27
JADE_IO_G4_16
JADE_IO_G4_26
JADE_IO_G4_17
JADE_IO_G4_23
JADE_IO_G4_4
JADE_IO_G4_22
JADE_IO_G4_3
JADE_IO_G4_19
JADE_IO_G4_6
Preliminary
Revision
Storage
PA 4.2
Mycable01
Function
UART_SOUT0
AD_VRL0
AD_VRH1
AD_VR0
AD_VIN1
AD_VIN0
AD_VRH0
IDE_XDIOW /
BIGEND
IDE_XDIOR /
VINITHI
Ground
1.2 V JADE core voltage, regulated on
XXS
video
IDE_DA_2 /
1.2 V JADE core voltage, regulated on
XXS
video
IDE_DA_1 / PWMO1
IDE_XDCS_1 /
IDE_DD_7 / GPIO_PD_19
IDE_XDCS_0 /
IDE_DD_6 / GPIO_PD_18
IDE_CSEL /
IDE_DD_11 / GPIO_PD_23
IDE_DA_0 / PWMO0
IDE_DD_10 / GPIO_PD_22
IDE_DD_4 / GPIO_PD_16
IDE_DD_15 / CAN_TX0
IDE_DD_5 / GPIO_PD_17
IDE_DD_14 / CAN_RX0
IDE_DD_8 / GPIO_PD_20
IDE_DINTRQ / I2S_SDO1
IDE_DD_9 / GPIO_PD_21
IDE_DDMARQ/ I2S_ECLK1
IDE_DD_12 / CAN_RX1
IDE_DIORDY /
27(45)