Test Mode Detailed Table - Denon DCD-1500AE Service Manual

Super audio cd player
Hide thumbs Also See for DCD-1500AE:
Table of Contents

Advertisement

(7) Test mode detailed table

Table 1: servo adjustment value display mode details
Contents
XX
Contents
suppleme
nt
31
RFP FE Offset
layer 0
32
RFP
TE
Bal
layer 0
Gain
33
RFP TE Output
layer 0
Gain
34
RFP TE Offset
layer 0
35
DSP TE Offset
layer 0
36
Fcs Bias
layer 0
37
Fcs AGC
layer 0
38
Trk AGC
layer 0
39
Pi Offset
layer 0
40
FE Offset
layer 0
41
SE Offset
layer 0
42
RFP FE Offset
layer 1
43
RFP
TE
Bal
layer 1
Gain
44
RFP TE Output
layer 1
Gain
45
RFP TE Offset
layer 1
46
DSP TE Offset
layer 1
47
Fcs Bias
layer 1
Contents explanation
PI of CXD1881AR An offset value and
FE An offset value is displayed.
Pi offset is shown in higher rank
1Byte.
FE offset is shown in low rank 1Byte.
TE balance gain value of CXD1881AR
is displayed.
TE output gain value of CXD1881AR is
displayed.
TE offset value of CXD1881AR is
displayed.
TE offset value inside CXD1885Q is
displayed.
The
focus
bias
value
inside
CXD1885Q is displayed.
The inside focus gain (setting 0x2000
to
1)
value
of
CXD1885Q
displayed.。
Therefore, 0x1FF2 and in the case of
0x2012, it is as follows.
0x1FF2(8178) / 0x2000(8192) =
0.998291015625(fold)
0x2012(8210) / 0x2000(8192) =
1.002197265625(fold)
Notes: The inside of ( ) is a decimal
system equivalent.
The inside tracking gain (setting
0x2000 to 1) value of CXD1885Q is
displayed.。
Therefore, 0x1FF2 and in the case of
0x2012, it is as follows.
0x1FF2(8178) / 0x2000(8192) =
0.998291015625(fold)
0x2012(8210) / 0x2000(8192) =
1.002197265625(fold)
Notes: The inside of ( ) is a decimal
system equivalent
It is the parameter calculated inside
CXD1885Q.
The value displayed on a set serves as
the number of complement of 2 of
2Bytes(es) doubled 256.
A voltage value is 6.25mV per bit.
It is the parameter calculated inside
CXD1885Q.
The value displayed on a set serves as
the number of complement of 2 of
2Bytes(es) doubled 256.
A voltage value is 6.25mV per bit.
It is the parameter calculated inside
CXD1885Q.
The value displayed on a set serves as
the number of complement of 2 of
2Bytes(es) doubled 256.
A voltage value is 6.25mV per bit.
PI of CXD1881AR An offset value and
FE An offset value is displayed.
Pi offset is shown in higher rank
1Byte.
FE offset is shown in low rank 1Byte.
TE balance gain value of CXD1881AR
is displayed.
TE output gain value of CXD1881AR is
displayed.
TE offset value of CXD1881AR is
displayed.
It is the parameter calculated inside
CXD1885Q.
The value displayed on a set serves as
the number of complement of 2 of
2Bytes(es) doubled 256.
A voltage value is 6.25mV per bit.
It is the parameter calculated inside
CXD1885Q.
The value displayed on a set serves as
the number of complement of 2 of
2Bytes(es) doubled 256.
A voltage value is 6.25mV per bit.
(7) テストモード詳細一覧表
表 1 サーボ調整値表示モード詳細
XX
内容
31
RFP FE Offset
32
RFP
TE
Bal
Gain
33
RFP TE Output
Gain
34
RFP TE Offset
35
DSP TE Offset
36
Fcs Bias
37
Fcs AGC
is
38
Trk AGC
39
Pi Offset
40
FE Offset
41
SE Offset
42
RFP FE Offset
43
RFP
TE
Bal
Gain
44
RFP TE Output
Gain
45
RFP TE Offset
46
DSP TE Offset
47
Fcs Bias
15
DCD-1500AE
内容補足
内容説明
レイヤ 0
CXD1881AR の PI オフセット値と FE
オフセット値を表示。
上位 1Byte に Pi オフセットを示す。
下位 1Byte に FE オフセットを示す。
レイヤ 0
CXD1881ARのTE バランスゲイン値を
表示す。
レイヤ 0
CXD1881ARのTE 出力ゲイン値を表示
す。
レイヤ 0
CXD1881AR の TE オフセット値を表
示。
レイヤ 0
CXD1885Q 内部の TE オフセット値を
表示。
レイヤ 0
CXD1885Q 内部のフォーカスバイア
ス値を表示。
レイヤ 0
CXD1885Q 内 部 フ ォ ー カ ス ゲ イ ン
(0x2000 を 1 として ) 値を表示。
0x1FF2 や 0x2012 の場合、以下のよ
うになる。
0x1FF2(8178) / 0x2000(8192) =
0.998291015625( 倍 )
0x2012(8210) / 0x2000(8192) =
1.002197265625( 倍 )
注 :( ) 内は 10 進換算値
レイヤ 0
CXD1885Q内部トラッキングゲイン(0
x2000 を 1 として ) 値を表示。
 0x1FF2 や 0x2012 の場合、 以下のよ
うになる。
0x1FF2(8178) / 0x2000(8192) =
0.998291015625( 倍 )
0x2012(8210) / 0x2000(8192) =
1.002197265625( 倍 )
注 :( ) 内は 10 進換算値
レイヤ 0
CXD1885Q 内 部 で 計 算 さ れ る パ ラ
メータ。
セットに表示される値は、256 倍され
た 2Bytes の 2 の補数となる。
電圧値は 1bit あたり 6.25mV。
レイヤ 0
CXD1885Q 内 部 で 計 算 さ れ る パ ラ
メータ。
セットに表示される値は、256 倍され
た 2Bytes の 2 の補数となる。
電圧値は 1bit あたり 6.25mV。
レイヤ 0
CXD1885Q 内 部 で 計 算 さ れ る パ ラ
メータ。
セットに表示される値は、256 倍され
た 2Bytes の 2 の補数となる。
電圧値は 1bit あたり 6.25mV。
レイヤ 1
CXD1881AR の PI オフセット値と FE
オフセット値を表示。
上位 1Byte に Pi オフセットを示す。
下位 1Byte に FE オフセットを示す。
レイヤ 1
CXD1881ARのTE バランスゲイン値を
表示。
レイヤ 1
CXD1881AR の TE 出力ゲイン値を表
示。
レイヤ 1
CXD1881AR の TE オフセット値を表
示。
レイヤ 1
CXD1885Q 内 部 で 計 算 さ れ る パ ラ
メータ。
セットに表示される値は、256 倍され
た 2Bytes の 2 の補数となる。
電圧値は 1bit あたり 6.25mV。
レイヤ 1
CXD1885Q 内 部 で 計 算 さ れ る パ ラ
メータ。
セットに表示される値は、256 倍され
た 2Bytes の 2 の補数となる。
電圧値は 1bit あたり 6.25mV。

Hide quick links:

Advertisement

Table of Contents
loading

Table of Contents