Memory - LG GX500 Service Manual

Hide thumbs Also See for GX500:
Table of Contents

Advertisement

3. TECHNICAL BRIEF
GX500 Operational Description

3.6 Memory

GX500 is composed of 3 memories. 2 MCPs(NAND+SDR) are connected each BBP(SG3 / SGR).
And 1 DPRAM is used to communicate between 2 MCPs.(SG3 and SGR).
1V8_SD
1V8_SD
C107
C104
C116
0.1U
0.1U
0.1U
C143
C138
C126
C125
0.1U
0.1U
0.1U
0.1U
Figure 3-13 SGold3 Part Flash memory & SDR RAM MCP circuit diagram
LGE Internal Use Only
LG Electronics
2G NAND(LB/128Mx16bit) +1G SDR SDRAM(8Mx4x32bit)
EUSY0347505, Hynix
TP105
N1
S1_DATA[0]
IO0
N2
S1_DATA[1]
IO1
N3
S1_DATA[2]
IO2
M5
S1_DATA[3]
IO3
P7
S1_DATA[4]
IO4
M6
S1_DATA[5]
IO5
N6
S1_DATA[6]
IO6
M8
S1_DATA[7]
IO7
P2
S1_DATA[8]
IO8
P3
S1_DATA[9]
IO9
N4
S1_DATA[10]
IO10
P4
S1_DATA[11]
IO11
P5
S1_DATA[12]
IO12
N7
S1_DATA[13]
IO13
M7
S1_DATA[14]
IO14
N8
S1_DATA[15]
R113 100K
IO15
B6
_NAND_CS_S1
_CE
TP106
B3
_RD_S1
_RE
TP109
B7
_WR_S1
_WEN
TP111
B4
S1_ADD[17]
CLE
C4
S1_ADD[16]
ALE
C3
_WP
C6
S1_FCDP
R_B
B5
VCCN0
N5
VCCN1
C5
VSSN0
P6
VSSN1
B8
VDD0
D1
VDD1
H1
VDD2
H10
VDD3
P8
VDD4
M1
VDD5
C117
C113
C110
C120
C135
B9
VSS0
C1
VSS1
0.1U
0.1U
0.1U
0.1U
0.1U
H9
VSS2
J1
VSS3
P9
VSS4
M2
VSS5
J10
VDDQ0
K9
VDDQ1
L9
VDDQ2
M10
VDDQ3
N9
VDDQ4
C9
VDDQ5
D10
VDDQ6
E9
VDDQ7
F10
VDDQ8
G9
VDDQ9
J9
VSSQ0
K10
VSSQ1
L10
VSSQ2
C118
C133
C127
C102
C136
C103
M9
VSSQ3
N10
0.1U
0.1U
0.1U
0.1U
0.1U
0.1U
VSSQ4
C10
VSSQ5
D9
VSSQ6
E10
VSSQ7
F9
VSSQ8
G10
VSSQ9
K4
A0
L1
A1
L2
A2
L3
A3
C2
A4
D2
A5
E1
A6
D3
A7
E2
A8
D4
A9
K3
A10
F2
A11
F1
A12
J3
BA0
K2
BA1
L4
DQ0
L5
DQ1
L6
DQ2
L7
DQ3
K8
DQ4
L8
DQ5
K7
DQ6
K5
DQ7
K6
DQ8
G7
DQ9
J6
DQ10
J5
DQ11
H6
DQ12
U102
H5
DQ13
H8ACS0SJ0BCR-46M
J4
DQ14
G3
DQ15
G4
DQ16
F4
DQ17
E4
DQ18
F5
DQ19
H3
DQ20
H4
DQ21
E6
DQ22
F7
DQ23
F6
DQ24
D5
DQ25
E8
DQ26
D6
DQ27
D8
DQ28
D7
DQ29
C8
DQ30
C7
DQ31
J2
_CS
G8
CK
E3
CKE
K1
_WED
G2
_RAS
H2
_CAS
J8
DQM0
G6
DQM1
F8
DQM2
E7
DQM3
A2
DNU0
A9
DNU1
A10
DNU2
R1
DNU3
R2
DNU4
R9
DNU5
R10
DNU6
- 50 -
Copyright © 2010 LG Electronics. Inc. All right reserved.
50/143
Revision A
S1_ADD[16]
S1_ADD[17]
S1_ADD[18]
S1_ADD[19]
S1_ADD[20]
S1_ADD[21]
S1_ADD[22]
S1_ADD[23]
S1_ADD[24]
S1_ADD[25]
S1_ADD[26]
S1_ADD[27]
S1_ADD[28]
S1_ADD[29]
S1_ADD[30]
S1_DATA[0]
S1_DATA[1]
S1_DATA[2]
S1_DATA[3]
S1_DATA[4]
S1_DATA[5]
S1_DATA[6]
S1_DATA[7]
S1_DATA[8]
S1_DATA[9]
S1_DATA[10]
S1_DATA[11]
S1_DATA[12]
S1_DATA[13]
S1_DATA[14]
S1_DATA[15]
TP104
S1_ADD[0]
S1_ADD[1]
S1_ADD[2]
S1_ADD[3]
S1_ADD[4]
S1_ADD[5]
S1_ADD[6]
S1_ADD[7]
S1_ADD[8]
S1_ADD[9]
S1_ADD[10]
S1_ADD[11]
S1_ADD[12]
S1_ADD[13]
S1_ADD[14]
S1_ADD[15]
R107
22
S1_SDCLKI
S1_SDCLKO
TP108
S1_CKE
_WR_S1
TP107
1V8_SD
_RAS_S1
TP102
_CAS_S1
TP103
_BC0_S1
_BC1_S1
_BC2_S1
_BC3_S1
_RAM_CS_S1
Only for training and service purposes
LGE Property

Advertisement

Table of Contents
loading

Table of Contents