Ddr3 So-Dimm_2 - Clevo W650SH Service Manual

Table of Contents

Advertisement

DDR3 SO-DIMM_2

SO-DIMM B_0
C67
*10p_50V_N PO_04
M_B_C LK_DD R0
M_B_CLK_D DR #0
4
M_B_A[15:0]
C68
*10p_50V_N PO_04
M_B_A0
M_B_C LK_DD R1
M_B_CLK_D DR #1
M_B_A1
M_B_A2
M_B_A3
M_B_A4
M_B_A5
M_B_A6
M_B_A7
M_B_A8
Layout Note:
M_B_A9
M_B_A10
signal/space/signal:
M_B_A11
8 / 4 / 8
M_B_A12
M_B_A13
M_B_A14
M_B_A15
4
M_B_BS0
4
M_B_BS1
4
M_B_BS2
4
M_B_CS#0
4
M_B_CS#1
4
M_B_CLK_DDR 0
4
M_B_CLK_DDR #0
4
M_B_CLK_DDR 1
4
M_B_CLK_DDR #1
4
M_B_C KE0
4
M_B_C KE1
4
M_B_C AS#
4
M_B_R AS#
4
M_B_WE#
9
SA0_A_DIM1
9
SA1_A_DIM1
9,21
SMB_CLK
9,21
SMB_DATA
4
M_B_OD T0
4
M_B_OD T1
4
M_B_DQS[7:0]
M_B_DQS0
M_B_DQS1
M_B_DQS2
M_B_DQS3
M_B_DQS4
M_B_DQS5
M_B_DQS6
M_B_DQS7
4
M_B_D QS#[7:0]
M_B_DQS#0
M_B_DQS#1
M_B_DQS#2
M_B_DQS#3
M_B_DQS#4
M_B_DQS#5
M_B_DQS#6
M_B_DQS#7
VDD Q_VTT
C 509
C28
C24
C23
C22
*10u_6.3V_X5R_06
1u_6.3V_X5R_04
1u_6.3V_X5R _04
1u_6.3V_X5R_04
1u_6.3V_X5R _04
V_VD DQ_D IMM
C 89
C94
C84
C46
C42
10u_6.3V_X5R _06
10u_6.3V_X5R_06
10u_6.3V_X5R _06
10u_6.3V_X5R_06
10u_6.3V_X5R_06
V_VD DQ_D IMM
C 99
C101
C91
C61
C55
1u_6.3V_X5R_04
1u_6.3V_X5R_04
1u_6.3V_X5R _04
1u_6.3V_X5R_04
*1u_6.3V_X5R_04
CHANGE TO STANDARD
JDI MM2A
M_B_DQ[63:0] 4
98
5
M_B_DQ0
97
A0
D Q0
7
M_B_DQ1
A1
D Q1
96
15
M_B_DQ2
A2
D Q2
95
17
M_B_DQ3
A3
D Q3
92
4
M_B_DQ4
A4
D Q4
91
6
M_B_DQ5
90
A5
D Q5
16
M_B_DQ6
A6
D Q6
86
18
M_B_DQ7
A7
D Q7
89
21
M_B_DQ8
A8
D Q8
85
23
M_B_DQ9
A9
D Q9
107
33
M_B_DQ10
84
A10/AP
DQ10
35
M_B_DQ11
A11
DQ11
83
22
M_B_DQ12
A12/BC#
DQ12
119
24
M_B_DQ13
A13
DQ13
80
34
M_B_DQ14
A14
DQ14
78
36
M_B_DQ15
A15
DQ15
39
M_B_DQ16
109
DQ16
41
M_B_DQ17
BA0
DQ17
108
51
M_B_DQ18
BA1
DQ18
79
53
M_B_DQ19
BA2
DQ19
114
40
M_B_DQ20
S0#
DQ20
121
42
M_B_DQ21
101
S1#
DQ21
50
M_B_DQ22
CK0
DQ22
103
52
M_B_DQ23
CK0#
DQ23
102
57
M_B_DQ24
CK1
DQ24
104
59
M_B_DQ25
CK1#
DQ25
73
67
M_B_DQ26
74
CKE0
DQ26
69
M_B_DQ27
CKE1
DQ27
115
56
M_B_DQ28
CAS#
DQ28
110
58
M_B_DQ29
RAS#
DQ29
113
68
M_B_DQ30
WE#
DQ30
197
70
M_B_DQ31
201
SA0
DQ31
129
M_B_DQ32
202
SA1
DQ32
131
M_B_DQ33
SC L
DQ33
200
141
M_B_DQ34
SD A
DQ34
143
M_B_DQ35
DQ35
116
130
M_B_DQ36
120
OD T0
DQ36
132
M_B_DQ37
OD T1
DQ37
140
M_B_DQ38
DQ38
11
142
M_B_DQ39
DM0
DQ39
28
147
M_B_DQ40
DM1
DQ40
46
149
M_B_DQ41
DM2
DQ41
63
157
M_B_DQ42
DM3
DQ42
136
159
M_B_DQ43
DM4
DQ43
153
146
M_B_DQ44
DM5
DQ44
170
148
M_B_DQ45
DM6
DQ45
187
158
M_B_DQ46
DM7
DQ46
160
M_B_DQ47
12
DQ47
163
M_B_DQ48
DQS0
DQ48
29
165
M_B_DQ49
DQS1
DQ49
47
175
M_B_DQ50
DQS2
DQ50
64
177
M_B_DQ51
DQS3
DQ51
137
164
M_B_DQ52
154
DQS4
DQ52
166
M_B_DQ53
DQS5
DQ53
171
174
M_B_DQ54
DQS6
DQ54
188
176
M_B_DQ55
DQS7
DQ55
181
M_B_DQ56
DQ56
10
183
M_B_DQ57
DQS0#
DQ57
27
191
M_B_DQ58
DQS1#
DQ58
45
193
M_B_DQ59
DQS2#
DQ59
62
180
M_B_DQ60
DQS3#
DQ60
135
182
M_B_DQ61
DQS4#
DQ61
152
192
M_B_DQ62
169
DQS5#
DQ62
194
M_B_DQ63
186
DQS6#
DQ63
DQS7#
D DR RK-20401-TP9D
Layout Note:
JDIMM2 is placed farther from the GMCH than JDIMM1
C40
C 54
10u_6.3V_X5R _06
*10u_6.3V_X5R_06
C59
*1u_6.3V_X5R_04
3,6,9,11,12,19,20,21,22,23,24,26,27,28,29,30,31,32,33,34,35,36,37,41
9.2mm
6-86-24204-001
6-86-24204-006
JDIMM2B
V_VDDQ_D IMM
75
44
VDD 1
VSS16
76
48
VDD 2
VSS17
81
49
VDD 3
VSS18
82
54
VDD 4
VSS19
87
55
88
VDD 5
VSS20
60
VDD 6
VSS21
93
61
VDD 7
VSS22
94
65
VDD 8
VSS23
99
66
VDD 9
VSS24
100
71
105
VDD 10
VSS25
72
VDD 11
VSS26
106
127
VDD 12
VSS27
111
128
VDD 13
VSS28
112
133
VDD 14
VSS29
117
134
118
VDD 15
VSS30
138
123
VDD 16
VSS31
139
VDD 17
VSS32
124
144
3.3VS
VDD 18
VSS33
145
20mils
VSS34
199
150
VDD SPD
VSS35
151
77
VSS36
155
C26
NC 1
VSS37
122
156
C25
NC 2
VSS38
125
161
2.2u_6.3V_X5R_04
0.1u_10V_X5R _04
NC TEST
VSS39
162
VSS40
198
167
9
TS#_DIMM0_1
30
EVENT#
VSS41
168
3,9
DDR 3_DR AMR ST#
RESET#
VSS42
172
VSS43
173
C 121
1u_6.3V_X5R_04
VSS44
MVR EF_D Q_DIMMB
1
178
C 117
0.1u_10V_X5R_04
VREF_DQ
VSS45
126
179
VREF_CA
VSS46
184
4
MVR EF_D Q_DIMMB
VSS47
185
VSS48
2
189
VSS1
VSS49
MVR EF_D IMB_0
3
190
VSS2
VSS50
C 45
1u_6.3V_X5R_04
8
195
9
VSS3
VSS51
196
C 39
0.1u_10V_X5R_04
VSS4
VSS52
13
VSS5
14
VSS6
19
C 204
1u_6.3V_X5R_04
VSS7
20
VSS8
25
VSS9
26
203
VSS10
VTT1
31
204
VSS11
VTT2
32
VSS12
37
GND 1
38
VSS13
G1
GND 2
43
VSS14
G2
VSS15
D DRR K-20401-TP9D
CLOSE TO JDIMM2
V_VDDQ_D IMM
1K_1%_04
R 45
R48
*0_04
MVR EF_DIMB_0
4,9
V_VR EF_CA_D IMM
R 43
C57
C 53
1K_1%_04
0.1u_10V_X5R_04
0.1u_10V_X5R_04
R 41
24.9_1%_04
3,4,5,9,40
V_VD DQ_DIMM
9,40
VDD Q_VTT
3.3VS
Schematic Diagrams
Sheet 10 of 46
DDR3 SO-DIMM_1
VDDQ_VTT
DDR3 SO-DIMM_2 B - 11

Advertisement

Table of Contents
loading

Table of Contents