Advertisement

Quick Links

ADZBT1HP Hardware User Manual
Hardware User Manual
Version 1.2
1/17
アドバンスデザインテクノロジー株式会社

Advertisement

Table of Contents
loading
Need help?

Need help?

Do you have a question about the ADZBT1 HP and is the answer not in the manual?

Questions and answers

Subscribe to Our Youtube Channel

Summary of Contents for ADT ADZBT1 HP

  • Page 1 ADZBT1HP Hardware User Manual Hardware User Manual Version 1.2 1/17 アドバンスデザインテクノロジー株式会社...
  • Page 2 ADZBT1HP Hardware User Manual Revision History Version Date Comment 2020/3/16 新規作成 PS 部 CLK 変更、J1,J2 コネクタ型番変更 2020/8/28 2022/1/27 J1 コネクタ Port 名誤記訂正 2/17 アドバンスデザインテクノロジー株式会社...
  • Page 3: Table Of Contents

    ADZBT1HP Hardware User Manual 目次 Overview ............................. 4 Block Diagram ........................... 5 機能説明 .............................. 6 Power Supply ..........................7 Zynq FPGA Configration ......................8 JTAG I/F ............................ 10 QSPI Flash ..........................10 DDR Memory ..........................10 USB Serial Port ........................11 MicroSD Slot ..........................
  • Page 4: Overview

    ADZBT1HP Hardware User Manual 1 Overview 本 FPGA ボード、ADZBT1HP の仕様について記載します。 ADZBT1-Dualcore XC7Z010(Zynq) Pakage:CLG400 FPGA Dual-Core Processor Core ARM Coretex-A9 MPCore Up to 866MHz Processor NEON SIMD Engine and Single/Double Precision Extensions Floating Point Unit Per Processor 32KB Instruction, 32KB Data per processor L1 Cache 512KB L2 Cache...
  • Page 5: Block Diagram

    ADZBT1HP Hardware User Manual 2 Block Diagram ADZBT1 のブロック構成を、以下に示します。 ADZBT1回路構成 DDR3L PS部 512MB OSC 33MHz PL部 PS部+PL部信号 QSPI Flash 67Pin-User IO 64MB Connector1 Zync FPGA 3.3V、1.8V供給 PL部信号:66Pin-User IO DIP_SW 2個 JTAG信号コネクタ XC7Z010 Connector2 CLG400 5V外部供給 LED3個 (SUB基板から) (ARM Coretex-A9 SD Card Processor Boot Mode SW +...
  • Page 6: 機能説明

    ADZBT1HP Hardware User Manual 3 機能説明 ADZBT1 の機能について、以下に説明します。 6/17 アドバンスデザインテクノロジー株式会社...
  • Page 7: Power Supply

    ADZBT1HP Hardware User Manual 3.1 Power Supply ADZBT1 の電源は、①Micro USB、②SUB 基板経由、③外部電源供給の3通りから給電することが できます。給電の切り替えは、ジャンパにより切り替えます。 ①Micro USB から 5V 給電する場合:ジャンパ接続 ②コネクタ経由(SUB 基板等)5V 給電する場合:ジャンパ未接続 ADZBT1 Micro USB Junper DC/DC 1.8V(0.3A MAX) 1.8V/3.3V 3.3V(1.2A MAX) コネクタ2 コネクタ1 DC5V 1.8V/3.3V アダプター SUB基板 ③上記以外に外部から 5V 給電する場合:ジャンパ未接続 5V/GND を接続し直接供給することが可能となっています。 7/17 アドバンスデザインテクノロジー株式会社...
  • Page 8: Zynq Fpga Configration

    ADZBT1HP Hardware User Manual 3.2 Zynq FPGA Configration Zynq FPGA の Configration は、QSPI/JTAG/SDCard の3つの Boot Mode から選択できます。 Mode の切り替えは、DIP_SW3(M0) 、DIP_SW4(M1)により切り替えます。 DIP SW の設定表を以下に示します。 設定 Mode DIP SW4(M1) DIP SW3(M0) QSPI Mode JTAG Mode SD Card Mode 8/17 アドバンスデザインテクノロジー株式会社...
  • Page 9 ADZBT1HP Hardware User Manual ■JTAG Mode Xilinx SDK を使用してソフトウェアのデバッグ 及び、 Xilinx Vivado を使用してハードウェ アの FPGA の内部信号をモニタしてデバッグすることができます。 また、QSPI Boot Mode で使用する際に、QSPI への書き込み時に JTAG Mode を使用します。 JTAG Mode の設定 ■QSPI Boot Mode ADZBT1 には、Quad-SPI Serial Flash を実装しています。 ボードの電源起動後に、QSPI に保存されているイメージを読み込んで、起動することができま す。 QSPI Boot Mode の設定 手順例:...
  • Page 10: Jtag I/F

    ADZBT1HP Hardware User Manual 3.3 JTAG I/F JTAG I/F は、6Pin コネクタ(PSL-210203-06)を使用しています。 信号配置は以下のようになります。 3.4 QSPI Flash QSPI I/F は、3.3V 対応の、Micron:MT25QL512(64MB)を使用しています。 電源投入後の、First Stage Loader を保存するために使用されます。 FPGA の Pin 配置は以下に記載します。 3.5 DDR Memory DDR Memory は、DDR3L Micron:MT41K256M16(512MB)を使用しています。 10/17 アドバンスデザインテクノロジー株式会社...
  • Page 11: Usb Serial Port

    ADZBT1HP Hardware User Manual 3.6 USB Serial Port Micro USB から、Zynq FPGA への UART アクセスに使用します。 Zynq FPGA 内で Linux 起動時には、Micro USB-UART 経由で操作できます。 ※Micro USB(Micro B のコネクタ形状) 3.7 MicroSD Slot Micro SD は、2 -Boot に使用します。 Linux などの OS のイメージを MicroSD に格納しておくことで、Boot 時に Linux 起動させることが できます。...
  • Page 12: User I/O

    ADZBT1HP Hardware User Manual 3.9 User I/O User I/O として、裏面に J1:67Pin、J2:66Pin を実装します。 J1(裏面 67Pin) コネクタ型番:FX10A-100P/10-SV1(Hirose) J2(裏面 66Pin) コネクタ型番:FX10A-100P/10-SV1(Hirose) Pin アサインを以下に示します。 ■J1 コネクタ: FPGA FPGA コネク コネク タ タ Pin 番 Pin 番 Port 名 Pin 番号 Pin 番号 Port 名 号...
  • Page 13 ADZBT1HP Hardware User Manual PS_MIO46 (OTG Reset) PS_MIO38 (OTG_data6) PS_MIO53 (ETH mdio) PS_MIO52 (ETH mdc) PS_MIO23 (ETH rxd0) PS_MIO19 ((ETH txd2) ― ― PS_MIO27 (ETH rx_ctl) PS_MIO20 (ETH txd3) ― ― PS_MIO26 (ETH rxd3) PS_MIO18 (ETH txd1) ― ― PS_MIO24 (ETH rxd1) PS_MIO17 (ETH txd0) ―...
  • Page 14 ADZBT1HP Hardware User Manual ■J2 コネクタ: FPGA FPGA コネク コネク タ タ Pin 番 Pin 番 Port 名 Pin 番 Pin 番号 Port 名 号 号 号 ― ― ― ― ― ― ― ― ― ― ― ― ― ―...
  • Page 15: Led

    ADZBT1HP Hardware User Manual ― ― IO_L17P_T2_AD5P_35 IO_L18P_T2_AD13P_35 IO_L17N_T2_AD5N_35 IO_L18N_T2_AD13N_35 ― ― IO_L19P_T3_35 IO_L20P_T3_AD6P_35 IO_L19N_T3_VREF_35 IO_L20N_T3_AD6N_35 ― ― IO_0_35 IO_25_35 IO_L21P_T3_DQS_AD14P_35 IO_L22P_T3_AD7P_35 IO_L21N_T3_DQS_AD14N_35 IO_L22N_T3_AD7N_35 ― ― IO_L23P_T3_35 IO_L24P_T3_AD15P_35 IO_L23N_T3_35 IO_L24N_T3_AD15N_35 3.10 LED ADZBT1 には User 用 LED を3つ実装しています。 FPGA の Pin 配置は以下に記載します。 FPGA IO_L24P_T3_34 IO_L24N_T3_34...
  • Page 16: Dip Sw

    ADZBT1HP Hardware User Manual 3.11 DIP SW ADZBT1 には User 用 DIP SW を2つ実装しています。 FPGA の Pin 配置は以下に記載します。 FPGA IO_L23P_T3_34 IO_L23N_T3_34 16/17 アドバンスデザインテクノロジー株式会社...
  • Page 17: Appendix

    ADZBT1HP Hardware User Manual 4 Appendix ADZBT1 出荷時には、出荷検査用の ROM データが書き込まれており、LED 点滅する状態となっ ております。使用時に QSPI Flash への書き込み、又は、SD Card に ROM データを格納してご使 用ください。 ADZBT1 を用いた開発にあたり、サンプルデザインを提供しております。 テスト用のサンプルデザインとなりますので、製品に転用される場合には、ユーザー様の責任にお いてご利用下さいますようお願い致します。 : adzbt1-400p.zip ■ボードファイル ■サンプルデザイン (1) プロジェクトファイル : ADZBT1_400p_Ref.xpr.zip (2) bsp : adzbt1hp_ref.bsp (3) ROM データ : BOOT.BIN image.ub system.dtb zynq_fsbl.elf...

Table of Contents