TCL 55D1620 Manual page 28

Table of Contents

Advertisement

8
7
SOC-DDR
F
MT5507
RA0
AB4
RA0
RDQM0
RA1
AC9
RA1
RA2
AE3
RA2
RDQS0#
RA3
AE6
RA3
RA4
AD9
RA4
RA5
AE4
RA5
RA6
AC11
RA6
RA7
AD5
RA7
RA8
AE9
RA8
RA9
AE5
RA9
RA10
AE7
RA10
RA11
AD11
RA11
RDQM1
RA12
AE12
RA12
RA13
AC5
RA13
RDQS1#
RA14
AE10
RA14
RA15
AE11
RA15
RBA0
AD7
RBA0
RBA1
AE8
RBA1
RBA2
AC7
RBA2
RCS
V4
RCS#
RCSD
W4
RCSD#
RRAS
AA5
RRAS#
RCAS
AA6
RCAS#
RDQM2
RWE
AC4
RWE#
E
RODT
W5
RODT
RDQS2#
RCKE
W6
RCKE
RRESET
U6
RRESET
MCLK0
AA4
RCLK0
MCLK0B
Y4
RCLK0#
DDRVREF_A1
U5
DDRVREF_A1
DDRVREF_A2
AE13
R230
DDRVREF_A2
ARTP
W9
120R
ARTP
ARTN
W8
48R7
ARTN
Y8
MEMTP
RDQM3
R231
Y9
MEMTN
GND
AC20
TP_HPCPLL
RDQS3#
AD20
TN_HPCPLL
R4
DDR_1V5
DDRV
T4
DDRV1
R5
DDRV2
T5
DDRV3
R6
DDRV4
T6
DDRV5
R7
DDRV6
T7
DDRV7
AVDD33_DDR
R8
DDRV8
AVDD12_DDR
V8
DDRV9
D
R9
DDRV10
AVSS12_DDR
T9
DDRV11
U9
DDRV12
V9
DDRV13
AB12
DDRV14
T8
DDRVA
For MCM Dram VREF
DDR_1V5
DDR_1V5
Close to U201
NC/
R301
1K
DDRVREF_A2
C301
C302
C303
10U
1U
0.1U
C
NC/
R302
1K
GND
B
Near U001
MCLK0
MCLK0B
RRESET
A
8
7
6
U201
AA3
RDQM0
Y2
RDQS0
RDQS0
Y1
RDQS0B
U3
RDQ0
RDQ0
AE2
RDQ1
RDQ1
1_A0
T3
RDQ2
RDQ2
1_A1
AE1
RDQ3
RDQ3
1_A2
R2
RDQ4
RDQ4
1_A3
AF2
RDQ5
RDQ5
RDQ6
1_A4
R1
RDQ6
1_A5
AF1
RDQ7
RDQ7
1_A6
W2
RDQM1
1_A7
AB3
RDQS1
RDQS1
1_A8
AB2
RDQS1B
1_A9
AD2
RDQ8
RDQ8
RDQ9
1_A10
U1
RDQ9
1_A11
AD3
RDQ10
RDQ10
1_A12
U2
RDQ11
RDQ11
AC3
RDQ12
RDQ12
1_BA0
V1
RDQ13
RDQ13
1_BA1
AC1
RDQ14
RDQ14
1_BA2
V2
RDQ15
RDQ15
AF8
RDQM2
1_RCS
AG7
RDQS2
RDQS2
1_RAS#
RDQS2B
AH7
1_CAS#
RDQ16
AG3
RDQ16
1_WE#
RDQ17
AG12
RDQ17
RODT
AF3
RDQ18
RDQ18
AH12
RDQ19
RDQ19
A_VREFCA1
AG2
RDQ20
RDQ20
AG13
RDQ21
RDQ21
AH2
RDQ22
RDQ22
AH13
RDQ23
RDQ23
AG6
RDQM3
AF9
RDQS3
RDQS3
1_A15
AG9
RDQS3B
1_A13
AF12
RDQ24
RDQ24
1_A14
AH4
RDQ25
RDQ25
AF11
RDQ26
RDQ26
AG4
RDQ27
RDQ27
RDQ28
AG10
RDQ28
RDQ29
AF5
RDQ29
RDQ30
AH10
RDQ30
RDQ31
AF6
RDQ31
C238 1U
U4
3V3
Y15
CORE_1V2
W15
C239
0.1U
GND
DDR_1V5
C310
22U
U001 Bottom SIDE
C307
C308
C304
C305
C306
0.1U
0.1U
1U
0.1U
10U
DDR_1V5
GND
C327
DDR REF Volt
DDR_1V5
R303
Differential Clock
1K
Near DDR
R232
RCLK0
0R
R234
R304
100R
R233
RCLK0B
1K
0R
GND
Near DRAM
R235
C240
0R
0.1U
GND
6
5
4
DDR_1V5
N3
D3
RDQM1
A0
DMU
RDQS1
P7
C7
A1
DQSU
RDQS1B
P3
B7
A2
/DQSU
N2
A3
P8
D7
RDQ8
A4
DQU0
P2
C3
RDQ9
A5
DQU1
R8
C8
RDQ10
A6
DQU2
R2
C2
RDQ11
A7
DQU3
T8
A7
RDQ12
A8
DQU4
R3
A2
RDQ13
A9
DQU5
L7
U301
B8
RDQ14
A10
DQU6
R7
A3
RDQ15
A11
DQU7
N7
A12
H5TQ4G63CFR-RDC
M2
E7
RDQM0
BA0
DML
N8
F3
RDQS0
BA1
DQSL
M3
G3
RDQS0B
BA2
/DQSL
RDQ0
L2
E3
/CS
DQL0
J3
F7
RDQ1
/RAS
DQL1
K3
F2
RDQ2
/CAS
DQL2
L3
F8
RDQ3
/WE
DQL3
K1
H3
RDQ4
ODT
DQL4
H8
RDQ5
DQL5
M8
G2
RDQ6
VREFCA
DQL6
H7
RDQ7
DQL7
J1
NC1
J9
H1
DDRVREF_A1
NC2
VREFDQ
L1
NC3
L9
J7
RCLK0
NC4
CK
M7
K7
RCLK0B
NC5
/CK
T3
K9
RCKE
NC6
CKE
T7
T2
RRESET
NC7
/RESET
Change PN
R310
240R
GND
TOP SIDE
Bottom SIDE
NC/
C311
C312
C313
C314
C315
C317
C316
C318
C319
C320
C321
C322
C323
C324
C325
10U
1U
0.1U
0.1U
0.1U
4U7
22U
0.1U
0.1U
0.1U
0.1U
0.1U
0.1U
0.1U
1U
GND
Bottom SIDE
TOP SIDE
NC/
C328
C329
C330
C331
C332
C333
C334
C335
C336
C337
C338
C339
C340
22U
10U
0.1U
0.1U
1U
0.1U
0.1U
0.1U
0.1U
0.1U
0.1U
0.1U
1U
22U
GND
DDR_1V5
C341
C343
R305
0.1U
0.1U
1K
GND
GND
R307
A_VREFCA1
A_VREFCA2
2_RCSD
RCSD
47R
R306
C342
C344
1K
0.1U
0.1U
GND
Support Asymmetry/Symmetry DRAM
4
5
3
DDR
DDR_1V5
2_A0
N3
A0
2_A1
P7
A1
2_A2
P3
A2
2_A3
N2
A3
2_A4
P8
A4
2_A5
P2
A5
2_A6
R8
A6
2_A7
R2
A7
2_A8
T8
A8
2_A9
R3
A9
2_A10
L7
A10
2_A11
R7
A11
2_A12
N7
A12
2_BA0
M2
BA0
2_BA1
N8
BA1
2_BA2
M3
BA2
2_RCSD
L2
/CS
2_RAS#
J3
/RAS
2_CAS#
K3
/CAS
2_WE#
L3
/WE
RODT
K1
ODT
A_VREFCA2
M8
VREFCA
J1
NC1
J9
NC2
L1
NC3
L9
C309
NC4
2_A15
M7
NC5
2_A13
T3
0.1U
NC6
2_A14
T7
NC7
GND
Change PN
R309
240R
GND
R311
22R
1_RAS#
8
1
RRAS
C326
1_CAS#
2
7
RCAS
0.1U
RODT
3
6
RODT
1_WE#
4
5
RWE
R312
22R
1_A0
1
8
RA0
1_A5
2
7
RA5
1_A2
3
6
RA2
1_A7
4
5
RA7
R313
22R
8
RRESET
1
RRESET
1_A13
2
7
RA13
1_A9
3
6
RA9
1_A3
4
5
RA3
R314
22R
8
1_BA2
1
RBA2
1_BA0
2
7
RBA0
1_A10
3
6
RA10
1_BA1
4
5
RBA1
R315
22R
8
1_A1
1
RA1
1_A4
2
7
RA4
1_A14
3
6
RA14
1_A8
4
5
RA8
R316
22R
1_A6
1
8
RA6
1_A11
2
7
RA11
R308
1_A12
3
6
RA12
1_RCS
RCS
47R
1_A15
4
5
RA15
3
2
1
F
D3
RDQM3
DMU
C7
RDQS3
DQSU
B7
RDQS3B
/DQSU
D7
RDQ24
DQU0
C3
RDQ25
DQU1
C8
RDQ26
DQU2
C2
RDQ27
DQU3
A7
RDQ28
DQU4
A2
RDQ29
DQU5
U302
B8
RDQ30
DQU6
A3
RDQ31
DQU7
E7
RDQM2
DML
H5TQ4G63AFR
RDQS2
F3
DQSL
G3
RDQS2B
/DQSL
RDQ16
E3
DQL0
E
F7
RDQ17
DQL1
F2
RDQ18
DQL2
F8
RDQ19
DQL3
H3
RDQ20
DQL4
H8
RDQ21
DQL5
G2
RDQ22
DQL6
H7
RDQ23
DQL7
H1
DDRVREF_A2
VREFDQ
RCLK0
J7
CK
RCLK0B
K7
C345
/CK
K9
RCKE
CKE
0.1U
T2
RRESET
/RESET
GND
D
R317
22R
RRAS
8
1
2_RAS#
RCAS
2
7
2_CAS#
RODT
3
6
RODT
RWE
4
5
2_WE#
R318
22R
RA0
1
8
2_A0
RA5
2
7
2_A5
C
RA2
3
6
2_A2
RA7
4
5
2_A7
R319
22R
RRESET
1
8
RRESET
RA13
2
7
2_A13
RA9
3
6
2_A9
RA3
4
5
2_A3
R320
22R
RBA2
1
8
2_BA2
RBA0
2
7
2_BA0
RA10
3
6
2_A10
RBA1
4
5
2_BA1
R321
22R
RA1
1
8
2_A1
RA4
2
7
2_A4
B
RA14
3
6
2_A14
RA8
4
5
2_A8
R322
22R
RA6
1
8
2_A6
RA11
2
7
2_A11
RA12
3
6
2_A12
4
5
RA15
2_A15
A
2
1
FORMAT DIN A2

Hide quick links:

Advertisement

Table of Contents
loading

This manual is also suitable for:

Mt5655-la

Table of Contents