JVC KD-SH9101 Service Manual page 44

Cd receiver
Hide thumbs Also See for KD-SH9101:
Table of Contents

Advertisement

QQ
3 7 63 1515 0
4.12 LH28F160BJHET93 (IC803) : 16M flash memory
• Pin layout
A
15
A
14
A
13
A
12
A
11
A
10
A
9
A
8
A
19
NC
WE#
RP#
V
CCW
WP#
RY/BY#
A
18
A
17
A
7
A
6
A
5
A
4
A
3
A
2
A
1
• Block diagram
TE
L 13942296513
Input
A
-A
-1
19
buffer
Address
latch
Address
counter
www
.
1-44 (No.49841)
http://www.xiaoyu163.com
1
2
3
4
5
6
7
8
9
48-LEAD TSOP
10
11
STANDARD PINOUT
12
12mm x 20mm
13
TOP VIEW
14
15
16
17
18
19
20
21
22
23
24
DQ
to DQ
0
Output
buffer
ID code
register
Status
register
Data
comparator
Y
Y gate
decoder
32k word
X
(64k byte)
decoder
Main block
x
ao
u163
y
i
http://www.xiaoyu163.com
2 9
8
15
Input
buffer
Q Q
3
6 7
1 3
1 5
Command
user
interface
Write
state
machine
x 31
co
.
9 4
2 8
48
A
16
47
BYTE#
46
GND
44
DQ
/A
15
-1
44
DQ
7
43
DQ
14
42
DQ
6
41
DQ
13
40
DQ
5
39
DQ
12
38
DQ
4
37
V
CC
36
DQ
11
35
DQ
3
34
DQ
10
33
DQ
2
32
DQ
9
31
DQ
1
30
DQ
8
29
DQ
0
28
OE#
27
GND
26
CE#
25
A
0
0 5
8
2 9
9 4
2 8
VCC
I/O logic
BYTE#
CE#
WE#
OE#
RP#
WP#
RY/BY#
VCCW
Write/Erase
voltage
selecter
VCC
GND
m
9 9
9 9

Hide quick links:

Advertisement

Table of Contents
loading

Table of Contents