Haier P42LV6-T1 Service Manual page 43

Hide thumbs Also See for P42LV6-T1:
Table of Contents

Advertisement

MA[0..11]
RP36 33Rx4
MA0-
MA0
5
4
MA1-
MA1
6
3
MA2-
7
2
MA2
MA3-
MA3
8
1
RP37 33Rx4
MA4-
5
4
MA4
MA5-
MA5
6
3
MA6-
MA6
7
2
MA7-
MA7
8
1
RP38
33Rx4
MA8-
MA8
5
4
MA9-
MA9
6
3
MA10-
7
2
MA10
MA11-
MA11
8
1
DQM[0..3]
RP41 33Rx4
DQM1-
5
4
DQM1
DQM0-
6
3
DQM0
DQM3-
7
2
DQM3
DQM2-
DQM2
8
1
VDDMQ
VDDM
VDDMQ
C77
C78
C79
10uF/16V
10uF/16V
10uF/16V
DDR_B2
SDRAM DECOUPLING CAPACITORS
Each MD trace must be equal length.
Each DQS trace must be equal
length.
U3
DQ0
97
DQ0
DQ1
98
DQ1
DQ2
100
DQ2
DQ3
1
DQ3
DQ4
3
DQ4
DQ5
4
DQ5
DQ6
6
DQ6
DQ7
7
DQ7
DQ16
9
DQ16
DQ17
10
DQ17
DQ18
12
DQ18
DQ19
13
DQ19
DQ20
17
DQ20
DQ21
18
DQ21
DQ22
20
DQ22
DQ23
21
DQ23
DQM1-
23
DM0
DQM0-
24
DM2
DDQS
94
DQS
4M X 32 DDR
38
NC
39
NC
40
NC
41
NC
42
NC
43
NC
44
NC
87
NC
88
NC
89
NC
90
NC
91
DNC
93
NC
K4D263238F-QC50
R282
0R
VDDMQ
DDR VDDMQ / VDDM de-caps
C80
C81
C82
C83
C84
C85
100nF
100nF
100nF
100nF
100nF
100nF
- 35 -
RP39 33Rx4
BA1-
5
4
BA1
BA0-
6
3
BA0
CS0#-
7
2
CS0#
RAS#-
8
1
RAS#
CAS#-
5
4
CAS#
WE#-
6
3
WE#
CLKE-
7
2
CLKE
MCLK0
8
1
MCLK0#
RP40
33Rx4
DQ31
84
DQ31
DQ30
83
DQ30
81
DQ29
DQ29
DQ28
80
DQ28
DQ27
78
DQ27
DQ26
77
DQ26
75
DQ25
DQ25
DQ24
74
DQ24
DQ15
72
DQ15
71
DQ14
DQ14
DQ13
69
DQ13
DQ12
68
DQ12
DQ11
64
DQ11
63
DQ10
DQ10
DQ9
61
DQ9
DQ8
60
DQ8
56
DQM3-
DM1
DQM2-
57
DM3
MVREF
58
VREF
2
VDDQ
8
VDDQ
14
VDDQ
22
VDDQ
59
VDDQ
67
VDDQ
73
VDDQ
79
VDDQ
86
VDDQ
95
VDDQ
VDDM
VDDM
C86
C87
C88
C300
C89
C91
100nF
100nF
100nF
100nF
100nF
100nF
Test pads for DDR
MCLK0#
TP26
TP_T_C30
MCLK0
TP7
TP_T_C30
DDQS
TP8
TP_T_C30
DQM0
TP9
TP_T_C30
DQ23
TP10
TP_T_C30
CAS#
TP11
TP_T_C30
RAS#
DDQS
TP12
TP_T_C30
CS0#
TP13
TP_T_C30
TP14
TP_T_C30
TP15
TP_T_C30
DQ23
TP16
DQ22
TP_T_C30
DQ20
DQ21
VDDMQ
VDDMQ
DQ19
DQ18
DQ17
C75
R62
DQ16
100nF
1K
DQ7
MVREF
DQ6
DQ5
DQ4
R63
C76
1K
100nF
DQ3
DQ2
DQ1
DQ0
DQ31
DQ29
DQ30
DQ28
VDDMQ
DQ27
DQ26
DQ25
DQ24
DQ15
DQ14
DQ13
DQ12
DQ10
DQ11
DQ8
DQ9
MEMORY DECOUPLING SCHEME
C299
C301
C303
Qingdao Haier Electronics Co.,Ltd.
100nF
100nF
100nF
Title
DDR
Size
Document Number
B
42PDP TV_MAIN
Date:
Saturday, February 18, 2006
MCLK0
MCLK0
R56
51R
C74
100nF
R57
51R
MCLK0#
MCLK0#
DQS[0..3]
DQS0
DQS1
DQS2
R60
15R-->0R
DQS3
MD[0..31]
RP10 33Rx4
MD0
5
4
MD1
6
3
7
2
MD2
MD3
8
1
RP11 33Rx4
5
4
MD4
MD5
6
3
MD6
7
2
MD7
8
1
RP12 33Rx4
MD8
5
4
MD9
6
3
7
2
MD10
MD11
8
1
RP13 33Rx4
5
4
MD12
MD13
6
3
MD14
7
2
MD15
8
1
RP14 33Rx4
MD16
5
4
MD17
6
3
7
2
MD18
MD19
8
1
RP15 33Rx4
5
4
MD20
MD21
6
3
MD22
7
2
8
1
MD23
RP16 33Rx4
MD24
5
4
MD25
6
3
7
2
MD26
MD27
8
1
RP17 33Rx4
5
4
MD28
MD29
6
3
MD30
7
2
8
1
MD31
Rev
C-03
Sheet
12
of
30

Advertisement

Table of Contents
loading

Table of Contents