LG RHT497H Service Manual page 73

Dvb-t/hdd/dvd recorder
Hide thumbs Also See for RHT497H:
Table of Contents

Advertisement

4. DMN8673
PIN
EE
PB
REC
PIN
PIN NAME
PIN NAME
NO.
MODE
MODE
MODE
NO.
IC1101 LSI DMN8673
C10
VO_D[6]
C11
VO_D[10]
IC101
C12
VO_D[13]
A1
VI_E[1]
1.17
1.19
1.17
C13
AIN_SCLK
A2
VI_VSYNC[0]
0.00
0.00
0.00
C14
A2IN_D_GPIO
A3
VI_D[3]
1.37
1.36
1.36
C15
AOUT_FSYNC
A4
VI_CLK[1]
0.00
0.00
0.00
C16
AIN_D[0]
A5
VI_CLK[0]
1.61
1.64
1.64
C17
AOUT_D[3]
A6
VO_CLK
1.60
1.62
1.62
C18
AOUT_D[0]
A7
VIO_D[6]
1.58
1.61
1.59
C19
UART2_RTS
A8
VO_E
3.20
3.23
3.21
C20
SCL
A9
VO_D[0]
1.25
0.67
1.25
C21
VDD_CORE
A10
VO_D[4]
1.58
1.62
1.60
C22
VDD_CORE
A11
VO_D[8]
1.25
0.67
1.25
C23
VDD_DRAM
A12
VO_D[11]
1.08
0.94
1.06
C24
IRTX1
A13
VO_D[14]
1.10
1.08
1.10
C25
SDRAM_A[2]
A14
AIN_MCLKI
NC
NC
NC
C26
SDRAM_A[3]
A15
AIN_MCLKO
3.22
3.23
3.20
D1
TCK
A16
AOUT_IEC958
1.63
1.64
1.62
D2
VI_D[2]
A17
AOUT_MCLKI
1.63
1.64
1.98
D3
VI_D[6]
A18
AOUT_MCLKO
1.63
1.64
1.63
D4
VI_D[9]
A19
A2OUT_D[0]
0.00
0.00
0.00
D5
VIO_D[2]
A20
UART2_TX
3.24
3.24
3.23
D6
VIO_D[5]
A21
SPI_CS1
0.00
0.00
0.00
D7
VIO_D[9]
A22
SPI_CS3
0.00
0.00
0.00
D8
VO_ACTIVE
A23
SPI_CS2
0.00
0.00
0.00
D9
VO_D[3]
A24
UART1_TX
3.23
3.24
3.22
D10
VO_D[7]
A25
UART1_RX
2.31
2.32
2.30
D11
VDD_CORE
A26
UART1_CTS
3.21
3.21
3.21
D12
VDD_CORE
B1
VI_E[0]
3.21
3.22
3.21
D13
VDD_PAD1
B2
VI_D[0]
0.27
0.27
0.27
D14
VDD_PAD2
B3
VI_D[4]
1.39
1.39
1.39
D15
VDD_PAD3
B4
VI_D[7]
1.22
1.22
1.21
D16
VDD_PAD4
B5
VIO_D[0]
0.00
0.00
0.00
D17
AOUT_D[1]
B6
VIO_D[3]
1.16
1.21
1.18
D18
A2_SCLK
B7
VIO_D[7]
1.01
1.07
1.01
D19
UART2_RX
B8
VO_VSYNC
3.20
3.20
3.19
SPI_MOSI -->
D20
B9
VO_D[1]
1.18
1.22
1.18
SIO_SPI_MOSI
B10
VO_D[5]
1.02
1.07
1.02
D21
VDD_CORE
B11
VO_D[9]
1.19
1.22
1.18
D22
SDRAM_VREF
B12
VO_D[12]
1.22
1.25
1.24
D23
VDD_DRAM
B13
VO_D[15]
2.17
2.14
2.17
D24
SDRAM_A[10]
B14
AIN_FSYNC
1.60
1.61
1.59
D25
SDRAM_A[0]
B15
A2_FSYNC
1.61
1.62
1.60
D26
SDRAM_A[1]
B16
AOUT_SCLK
1.62
1.62
1.61
E1
TDO
B17
AIN_D[1]
0.00
0.00
0.00
E2
TDI
B18
AOUT_D[2]
0.00
0.00
0.00
E3
TMS
B19
UART2_CTS
4.91
4.91
4.91
E4
TRSTn
B20
SDA
3.12
3.14
3.14
E23
GND
SPI_CS0 -->
E24
SDRAM_RASn
B21
2.75
2.80
2.84
E25
SDRAM_BA[0]
SIO_SPI_CS0#
SPI_MISO -->
E26
SDRAM_BA[1]
4.80
4.90
4.82
B22
SIO_SPI_MISO
F1
AGND_AUDINPLL
SPI_CLK -->
F2
AGND_AUDOUTPLL
B23
3.08
3.11
3.10
F3
AGND_SYSPLL
SIO_SPI_CLK
F4
BIAS_5V
B24
UART1_RTS
3.21
3.21
3.21
F23
SDRAM_A[4]
B25
IRTX2
3.20
3.23
3.21
B26
IRRX
3.21
3.23
3.21
F24
SDRAM_A[13]
F25
SDRAM_WEn
C1
VI_VSYNC[1]
2.24
2.25
2.25
F26
SDRAM_CASn
C2
VI_D[1]
2.67
2.67
2.66
G1
CLKI
C3
VI_D[5]
1.32
1.32
1.32
G2
AGND_VIDPLL
C4
VI_D[8]
1.28
1.28
1.27
G3
AVDD_AUDINPLL
C5
VIO_D[1]
0.00
0.00
0.00
G4
AVDD_SYSPLL
C6
VIO_D[4]
1.19
0.38
1.17
G23
SDRAM_A[8]
C7
VIO_D[8]
1.10
1.08
1.10
G24
SDRAM_A[7]
C8
VO_HSYNC
2.86
2.86
2.85
G25
SDRAM_A[6]
C9
VO_D[2]
1.18
0.38
1.18
EE
PB
REC
PIN
EE
PB
PIN NAME
MODE
MODE
MODE
NO.
MODE
MODE
1.10
1.08
1.10
G26
SDRAM_A[5]
1.16
1.16
1.19
0.38
1.17
H1
CLKX
1.69
1.72
1.02
1.07
1.01
H2
AGND_DCXO
0.00
0.00
1.62
1.63
1.61
H3
AVDD33_DCXO
3.23
3.24
0.00
0.00
0.00
H4
AVDD_AUDOUTPLL
1.06
1.05
1.62
1.63
1.61
H23
SDRAM_CKE
2.10
2.05
1.21
1.21
1.20
H24
SDRAM_A[12]
1.14
1.09
0.00
0.00
0.00
H25
SDRAM_A[11]
1.12
1.08
1.62
1.64
1.61
H26
SDRAM_A[9]
1.17
1.14
0.00
0.00
0.00
J1
DAC_Dvss
0.00
0.00
3.15
3.18
3.16
J2
DAC_OUTB
1.58
1.58
1.08
1.05
1.05
J3
DAC_OUTB
1.58
1.58
1.08
1.05
1.05
J4
AVDD33_VIDPLL
3.23
3.23
2.35
2.29
2.30
J23
SDRAM_DQ[28]
1.18
1.18
3.21
3.23
3.21
J24
SDRAM_DQ[29]
1.11
1.11
1.14
1.10
1.10
J25
SDRAM_DQ[30]
1.11
1.11
1.17
1.16
1.15
J26
SDRAM_DQ[31]
1.11
1.11
2.25
2.25
2.25
K1
DAC2
0.63
0.61
1.55
1.55
1.55
K2
DAC1
0.64
0.62
1.50
1.50
1.49
K3
AVDD33_DAC
3.21
3.22
1.62
1.62
1.61
K4
VDD_CORE
1.08
1.05
1.25
0.66
1.25
K23
SDRAM_DQ[24]
1.11
1.11
1.18
0.94
1.06
K24
SDRAM_DQ[25]
1.13
1.13
1.80
1.77
1.80
K25
SDRAM_DQ[26]
1.12
1.12
2.49
2.49
2.48
K26
SDRAM_DQ[27]
1.11
1.11
1.08
0.94
1.07
L1
DAC5
0.72
0.72
1.81
1.78
1.81
L2
DAC3
0.73
0.73
1.08
1.05
1.05
L3
AVDD33_DAC
3.21
3.22
1.08
1.05
1.05
L4
VDD_CORE
1.08
1.05
3.22
3.24
3.22
L11
GND
0.00
0.00
3.22
3.24
3.22
L12
GND
0.00
0.00
3.22
3.24
3.22
L13
GND
0.00
0.00
3.22
3.24
3.22
L14
GND
0.00
0.00
0.00
0.00
0.00
L15
GND
0.00
0.00
1.61
1.61
1.60
L16
GND
0.00
0.00
4.91
4.91
4.91
L23
VDD_DRAM
2.35
2.29
L24
VDD_DRAM
2.35
2.29
3.05
3.05
3.04
L25
SDRAM_DQM[3]
0.35
0.32
1.08
1.05
1.05
L26
SDRAM_DQS[3]
1.16
1.16
1.19
1.17
1.17
M1
DAC6
0.72
0.72
2.35
2.29
2.30
M2
DAC4
0.64
0.62
1.12
1.08
1.04
M3
AVDD33_DACD
3.21
3.22
1.14
1.09
1.03
M4
VDD_PAD5
3.22
3.24
1.14
1.09
1.08
M11
GND
0.00
0.00
0.89
0.40
0.85
M12
GND
0.00
0.00
2.23
2.24
2.24
M13
GND
0.00
0.00
2.25
2.26
2.25
M14
GND
0.00
0.00
0.00
0.00
0.00
M15
GND
0.00
0.00
0.00
0.00
0.00
M16
GND
0.00
0.00
2.01
1.97
1.97
M23
SDRAM_CLK[1]
1.22
1.20
1.21
1.18
1.18
M24
VDD_DRAM
2.35
2.29
1.18
1.18
1.16
M25
SDRAM_DQM[2]
0.35
0.32
0.00
0.00
0.00
M26
SDRAM_DQS[2]
1.16
1.16
0.00
0.00
0.00
N1
GND_BATT
0.00
0.00
0.00
0.00
0.00
N2
VSS_REF
0.00
0.00
1.05
1.05
1.06
N3
RTC_CLKI
0.00
0.00
1.19
1.16
1.15
N4
VDD_PAD6
3.22
3.24
1.18
1.06
1.02
N11
GND
0.00
0.00
2.03
1.98
1.98
N12
GND
0.00
0.00
2.08
1.93
1.85
N13
GND
0.00
0.00
1.48
1.49
1.49
N14
GND
0.00
0.00
0.00
0.00
0.00
N15
GND
0.00
0.00
1.05
1.05
1.06
N16
GND
0.00
0.00
2.35
2.26
2.30
N23
SDRAM_CLKn[1]
1.20
1.17
1.17
1.16
1.15
N24
VDD_DRAM
2.35
2.29
1.18
1.16
1.15
N25
SDRAM_DQ[22]
1.13
1.13
1.17
1.16
1.15
N26
SDRAM_DQ[23]
1.13
1.13
3-73
REC
PIN
EE
PB
REC
PIN
PIN NAME
MODE
NO.
MODE
MODE
MODE
NO.
1.15
P1
V_REF
1.18
1.18
1.18
Y2
1.73
P2
VDD_REF
3.22
3.23
3.22
Y3
0.00
P3
RTC_CLKX
NC
NC
NC
Y4
3.22
P4
VDD_PAD7
3.22
3.24
3.22
Y23
1.06
P11
GND
0.00
0.00
0.00
Y24
2.05
P12
GND
0.00
0.00
0.00
Y25
1.06
P13
GND
0.00
0.00
0.00
Y26
1.05
P14
GND
0.00
0.00
0.00
AA1
1.15
P15
GND
0.00
0.00
0.00
AA2
0.00
P16
GND
0.00
0.00
0.00
AA3
1.58
P23
SDRAM_CLK[0]
1.21
1.19
1.19
AA4
1.58
P24
VDD_DRAM
2.35
2.29
2.30
AA23
3.22
P25
SDRAM_DQ[20]
1.13
1.13
1.13
1.18
P26
SDRAM_DQ[21]
1.14
1.14
1.14
AA24 SDRAM_DQ[1]
1.11
R1
AGND_ADCD
0.00
0.00
0.00
AA25 SDRAM_DQ[2]
1.11
R2
AVDD33_ADCD
0.00
0.00
0.00
AA26 SDRAM_DQ[3]
1.11
R3
VDD_BATT
0.00
0.00
0.00
AB1
0.64
R4
VDD_PAD8
3.22
3.24
3.22
AB2
0.64
R11
GND
0.00
0.00
0.00
AB3
3.20
R12
GND
0.00
0.00
0.00
AB4
1.05
R13
GND
0.00
0.00
0.00
AB23 D[00]
1.11
R14
GND
0.00
0.00
0.00
AB24 HOST_ALE E5_ALE
1.13
R15
GND
0.00
0.00
0.00
AB25 HOST_UDSn
1.12
R16
GND
0.00
0.00
0.00
AB26 SDRAM_DQ[0]
1.11
R23
SDRAM_CLKn[0]
1.20
1.17
1.17
AC1
0.72
R24
VDD_DRAM
2.35
2.29
2.30
AC2
0.64
R25
SDRAM_DQ[18]
1.18
1.18
1.18
AC3
3.20
R26
SDRAM_DQ[19]
1.18
1.18
1.18
AC4
1.05
T1
RFP
0.00
0.00
0.00
AC5
0.00
T2
RFN
0.00
0.00
0.00
AC6
0.00
T3
AVDD33_ADC
0.00
0.00
0.00
AC7
0.00
T4
AVDD33_ADC
0.00
0.00
0.00
AC8
0.00
T11
GND
0.00
0.00
0.00
AC9
0.00
T12
GND
0.00
0.00
0.00
AC10 ATAPI2_ADDR[2]
0.00
T13
GND
0.00
0.00
0.00
AC11 VDD_CORE
2.30
T14
GND
0.00
0.00
0.00
AC12 VDD_CORE
2.30
T15
GND
0.00
0.00
0.00
AC13 VDD_CORE
0.30
T16
GND
0.00
0.00
0.00
AC14 VDD_PAD9
1.15
T23
VDD_DRAM
2.35
2.29
2.30
AC15 VDD_PAD10
0.73
T24
VDD_DRAM
2.35
2.29
2.30
AC16 VDD_PAD11
0.73
T25
SDRAM_DQ[16]
1.18
1.18
1.18
AC17 PHY_LREQ
3.20
T26
SDRAM_DQ[17]
1.18
1.18
1.18
AC18 CS1 /E5_CS1
3.22
U1
USB_VSS
0.00
0.00
0.00
AC19 MA[23]
0.00
U2
AVDD33_USB
NC
NC
NC
AC20 MA[2]
0.00
U3
AGND_ADC
0.00
0.00
0.00
AC21 WAIT /WAIT
0.00
U4
AGND_ADC
0.00
0.00
0.00
AC22 D[12]
0.00
U23
SDRAM_DQ[12]
1.18
1.18
1.18
AC23 D[10]
0.00
U24
SDRAM_DQ[13]
1.18
1.18
1.18
AC24 D[4]
0.00
U25
SDRAM_DQ[14]
1.18
1.18
1.18
AC25 OE- /E5_OE
1.20
U26
SDRAM_DQ[15]
1.18
1.18
1.18
AC26 GPIO[1] VINT_INT
2.30
V1
USB_DPLUS0
NC
NC
NC
AD1
0.30
V2
USB_DMINUS0
NC
NC
NC
AD2
1.15
V3
USB_DPULS1
NC
NC
NC
AD3
0.00
V4
USB_DMINUS1
NC
NC
NC
AD4
0.00
V23
SDRAM_DQ[8]
1.18
1.18
1.18
AD5
0.00
V24
SDRAM_DQ[9]
1.18
1.18
1.18
AD6
3.22
V25
SDRAM_DQ[10]
1.18
1.18
1.18
AD7
0.00
V26
SDRAM_DQ[11]
1.18
1.18
1.18
AD8
0.00
W1
USB_OC_0
0.00
0.00
0.00
AD9
0.00
W2
USB_PO_0
NC
NC
NC
AD10 ATAPI2_ADDR[3]
0.00
W3
USB_PO_1
NC
NC
NC
AD11 ATAPI2_DMAACKn
0.00
W4
USB_OC_1
0.00
0.00
0.00
AD12 ATAPI2_INTRQ
0.00
W23
SDRAM_DQ[6]
1.18
1.18
1.18
AD13 PHY_CTL[0]
1.16
W24
SDRAM_DQ[7]
1.18
1.18
1.18
AD14 PHY_DATA[0]
2.30
W25
SDRAM_DQM[1]
0.35
0.32
0.30
AD15 PHY_DATA[6]
1.13
W26
SDRAM_DQS[1]
1.16
1.16
1.15
AD16 PHY_CTL[1]
1.13
Y1
CLKO
1.65
1.65
1.64
AD17 CS4 /E5_CS4
3-74
INFORMATION :
1. Voltage Check using RH300 DV1
2. EE Mode : Check with Signal C2
3. Playback Mode : Check with DVD TEST DISC KDV-N Chapter 2
4. Record Mode : Check with recording signal C2 using DVD -RW
Brand : Mitsubishi, VR Mode
EE
PB
REC
PIN
PIN NAME
PIN NAME
MODE
MODE
MODE
NO.
ATAPI_DATA[6]
0.76
0.74
0.84
AD18 CS2 /E5_CS2
ATAPI_DATA[7]
0.00
0.00
0.00
AD19 MA[22]
ATAPI_DATA[8]
0.77
0.75
0.86
AD20 MA[1]
SDRAM_DQ[4]
1.18
1.18
1.18
AD21 GPIO[3] HATA_IRQ
SDRAM_DQ[5]
1.18
1.18
1.18
GPIO[0] -->
AD22
SDRAM_DQM[0]
0.35
0.32
0.30
SiL9030_INT
SDRAM_DQS[0]
1.16
1.16
1.15
AD23 D[13]
ATAPI_DATA[10]
0.77
0.77
0.88
AD24 D[8]
ATAPI_DATA[4]
0.77
0.76
0.84
AD25 D[5]
ATAPI_DATA[5]
0.77
0.77
0.84
AD26 D[3]
ATAPI_DATA[9]
0.76
0.74
0.85
AE1
ATAPI_DIOWn
RST- /RST_E5/
AE2
ATAPI_RESET
3.12
3.13
3.11
FLASH
AE3
ATAPI_ADDR[3]
1.18
1.18
1.10
AE4
ATAPI_INTRQ
1.18
1.18
1.18
AE5
ATAPI2_DATA[0]
1.18
1.18
1.18
AE6
ATAPI2_DATA[4]
ATAPI_DATA[12]
0.77
0.77
0.87
AE7
ATAPI2_DATA[8]
ATAPI_DATA[2]
0.76
0.75
0.84
AE8
ATAPI2_DATA[12]
ATAPI_DATA[11]
0.77
0.75
0.87
AE9
ATAPI2_ADDR[0]
ATAPI_DATA[3]
0.77
0.76
0.84
AE10 ATAPI2_ADDR[4]
0.00
0.00
0.00
AE11 ATAPI2_IORDY
0.00
0.00
0.00
AE12 ATAPI2_RESET
3.21
3.23
3.21
AE13 PHY_DATA[3]
1.18
1.18
1.12
AE14 PHY_DATA[4]
ATAPI_DATA[15]
0.78
0.78
0.89
AE15 PHY_DATA[7]
ATAPI_DATA[14]
0.77
0.76
0.89
AE16 PHY_DATA[1]
ATAPI_DATA[1]
0.77
0.77
0.84
AE17 CS5
ATAPI_DATA[0]
0.76
0.76
0.84
AE18 CS0 /E5_CS0
ATAPI_DMARQ
0.00
0.00
0.00
AE19 MA[5]
ATAPI2_DATA[2]
1.95
1.92
1.93
AE20 MA[4]
ATAPI2_DATA[6]
1.94
1.90
1.91
AE21 GPIO[4]
ATAPI2_DATA[10]
1.91
1.88
1.90
GPIO[2]
AE22
ATAPI2_DATA[14]
1.94
1.91
1.92
/ETHERNET_IRQ
0.00
0.00
0.00
AE23 D[15]
1.08
1.05
1.05
AE24 D[14]
1.08
1.05
1.05
AE25 D[2]
1.08
1.05
1.05
AE26 D[1]
3.22
3.24
3.22
AF1
ATAPI_ADDR[4]
3.22
3.24
3.22
AF2
ATAPI_ADDR[2]
3.22
3.24
3.22
AF3
ATAPI_ADDR[0]
0.00
0.00
0.00
AF4
ATAPI_IORDY
3.22
3.24
3.21
AF5
ATAPI2_DATA[1]
0.00
0.00
0.00
AF6
ATAPI2_DATA[5]
0.00
0.00
0.00
AF7
ATAPI2_DATA[9]
3.82
3.82
3.81
AF8
ATAPI2_DATA[13]
2.87
2.86
2.86
AF9
ATAPI2_ADDR[1]
0.00
0.00
0.00
AF10 ATAPI2_DIOWn
0.00
0.00
0.00
AF11 ATAPI2_DIORn
3.21
3.23
3.21
AF12 PHY_LINK_ON
3.23
3.24
3.22
AF13 PHY_DATA[2]
ATAPI_DATA[13]
0.76
0.74
0.87
AF14 PHY_DATA[5]
ATAPI_DIORn
3.23
3.24
3.22
AF15 PHY_CLK
ATAPI_DMAACKn
3.23
3.05
3.22
AF16 PHY_LPS
ATAPI_ADDR[1]
0.00
0.00
0.00
AF17 CS3 /E5_CS3
ATAPI2_DMARQ
0.00
0.00
0.00
AF18 MA[24]
ATAPI2_DATA[3]
1.95
1.92
1.93
AF19 MA[3]
ATAPI2_DATA[7]
0.00
0.00
0.00
AF20 LWE- /E5_LWEn
ATAPI2_DATA[11]
1.93
1.90
1.91
AF21 DTACK
ATAPI2_DATA[15]
1.93
1.90
1.91
GPIO[5]
AF22
3.22
3.23
3.21
SIO_SPI_CS0
3.22
3.24
3.21
AF23 D[9]
0.00
0.00
0.00
AF24 D[11]
0.07
0.07
0.07
AF25 D[6]
0.00
0.00
0.00
AF26 D[7]
0.00
0.00
0.00
0.03
0.03
0.03
3.23
3.24
3.22
EE
PB
REC
MODE
MODE
MODE
3.22
3.24
3.21
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
3.23
3.24
3.22
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
3.23
3.24
3.22
3.23
3.24
3.22
3.23
3.24
3.22
0.00
0.00
0.00
1.94
1.91
1.92
1.92
1.87
1.89
1.92
1.89
1.91
1.95
1.92
1.93
0.00
0.00
0.00
3.21
3.22
3.21
4.50
4.50
4.50
3.23
3.24
3.22
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
3.23
3.24
3.22
3.22
3.24
3.21
0.00
0.00
0.00
0.00
0.00
0.00
3.23
3.24
3.22
3.20
3.23
3.21
0.00
0.00
0.00
2.87
2.86
2.86
0.00
0.00
0.00
0.00
0.00
0.00
3.22
3.23
3.21
0.00
0.00
0.00
0.00
0.00
0.00
4.60
4.60
4.61
1.96
1.92
1.94
1.93
1.89
1.91
1.95
1.92
1.93
1.93
1.90
1.91
0.00
0.00
0.00
3.23
3.23
3.21
3.23
3.23
3.21
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
1.64
1.66
1.66
3.21
3.23
3.23
3.22
3.24
3.21
0.00
0.00
0.00
0.00
0.00
0.00
3.21
3.23
3.21
3.23
3.24
3.22
3.23
3.24
3.22
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00
0.00

Hide quick links:

Advertisement

Table of Contents
loading

This manual is also suitable for:

Rht499h

Table of Contents