Ddr4 So-Dimm_1 - Clevo N250GU Service Manual

Table of Contents

Advertisement

Schematic Diagrams

DDR4 SO-DIMM_1

D
Sheet 13 of 40
DDR4 SO-DIMM_1
C
12,20,24
12,20,24
B
A
B - 14 DDR4 SO-DIMM_1
5
4
JDIMM2A
137
8
2
M_B_CKP0
CK0_T
DQ0
M_B_DQ8 2
139
7
2
M_B_CKN0
M_B_DQ10 2
CK0_C
DQ1
138
20
2
M_B_CKP1
CK1_T
DQ2
M_B_DQ13 2
140
21
2
M_B_CKN1
CK1_C
DQ3
M_B_DQ15 2
4
DQ4
M_B_DQ11 2
109
3
2
M_B_CKE0
CKE0
DQ5
M_B_DQ9 2
110
16
2
M_B_CKE1
M_B_DQ14 2
CKE1
DQ6
17
DQ7
M_B_DQ12 2
149
28
2
M_B_CS0_N
S0*
DQ8
M_B_DQ1 2
157
29
2
M_B_CS1_N
S1*
DQ9
M_B_DQ3 2
41
DQ10
M_B_DQ7 2
155
42
2
M_B_ODT0
ODT0
DQ11
M_B_DQ5 2
161
24
2
M_B_ODT1
ODT1
DQ12
M_B_DQ0 2
25
M_B_DQ2 2
DQ13
115
38
2
M_B_BG0
BG0
DQ14
M_B_DQ6 2
113
37
2
M_B_BG1
M_B_DQ4 2
BG1
DQ15
150
50
2
M_B_BA0
BA0
DQ16
M_B_DQ17 2
145
49
2
M_B_BA1
BA1
DQ17
M_B_DQ19 2
62
DQ18
M_B_DQ21 2
144
63
2
M_B_MA0
A0
DQ19
M_B_DQ20 2
133
46
2
M_B_MA1
M_B_DQ16 2
A1
DQ20
132
45
2
M_B_MA2
A2
DQ21
M_B_DQ18 2
131
58
2
M_B_MA3
M_B_DQ22 2
A3
DQ22
128
59
2
M_B_MA4
A4
DQ23
M_B_DQ23 2
126
70
2
M_B_MA5
A5
DQ24
M_B_DQ25 2
127
71
2
M_B_MA6
A6
DQ25
M_B_DQ28 2
122
83
2
M_B_MA7
A7
DQ26
M_B_DQ27 2
125
84
2
M_B_MA8
M_B_DQ31 2
A8
DQ27
121
66
2
M_B_MA9
A9
DQ28
M_B_DQ26 2
146
67
2
M_B_MA10
M_B_DQ24 2
A10_AP
DQ29
120
79
2
M_B_MA11
A11
DQ30
M_B_DQ29 2
119
80
2
M_B_MA12
A12
DQ31
M_B_DQ30 2
158
174
2
M_B_MA13
A13
DQ32
M_B_DQ38 2
151
173
2
M_B_MA14
A14_WE*
DQ33
M_B_DQ32 2
156
187
2
M_B_MA15
M_B_DQ36 2
A15_CAS*
DQ34
152
186
2
M_B_MA16
A16_RAS*
DQ35
M_B_DQ33 2
170
M_B_DQ39 2
DQ36
169
DQ37
M_B_DQ35 2
114
183
2
M_B_ACT_N
ACT*
DQ38
M_B_DQ37 2
182
DQ39
M_B_DQ34 2
M_B_PARITY
143
195
PARITY
DQ40
M_B_DQ47 2
M_B_ALERT_N
116
194
ALERT*
DQ41
M_B_DQ42 2
M_B_EVENT_N
134
207
EVENT*
DQ42
M_B_DQ44 2
M_B_RESET_N_R
108
208
M_B_DQ46 2
RESET*
DQ43
191
DQ44
M_B_DQ41 2
+DIMM1_VREF_CA_R_1
164
190
M_B_DQ43 2
VREFCA
DQ45
203
DQ46
M_B_DQ40 2
254
204
SMB_DATA
SDA
DQ47
M_B_DQ45 2
253
216
SMB_CLK
SCL
DQ48
M_B_DQ52 2
215
DQ49
M_B_DQ55 2
166
228
M_B_DQ50 2
SA2
DQ50
260
229
Modify,7/18 Max
3.3VS
SA1
DQ51
M_B_DQ48 2
256
211
M_B_DQ49 2
SA0
DQ52
212
DQ53
M_B_DQ53 2
224
DQ54
M_B_DQ51 2
225
DQ55
M_B_DQ54 2
92
237
CB0_NC
DQ56
M_B_DQ57 2
91
236
M_B_DQ63 2
CB1_NC
DQ57
101
249
CB2_NC
DQ58
M_B_DQ61 2
105
250
M_B_DQ56 2
CB3_NC
DQ59
88
232
CB4_NC
DQ60
M_B_DQ59 2
87
233
CB5_NC
DQ61
M_B_DQ58 2
1.2V
Modify,7/18 Max
100
245
CB6_NC
DQ62
M_B_DQ60 2
104
246
CB7_NC
DQ63
M_B_DQ62 2
12
13
DM0*/DBI0*
DQS0_T
M_B_DQSP1 2
33
34
M_B_DQSP0 2
DM1*/DBI1*
DQS1_T
54
55
DM2*/DBI2*
DQS2_T
M_B_DQSP2 2
75
76
DM3*/DBI3*
DQS3_T
M_B_DQSP3 2
178
179
DM4*/DBI4*
DQS4_T
M_B_DQSP4 2
199
200
DM5*/DBI5*
DQS5_T
M_B_DQSP5 2
220
221
M_B_DQSP6 2
DM6*/DBI6*
DQS6_T
241
242
DM7*/DBI7*
DQS7_T
M_B_DQSP7 2
96
97
DM8*/DBI8*
DQS8_T
Modify,7/31 Max
11
DQS0_C
M_B_DQSN1 2
32
DQS1_C
M_B_DQSN0 2
53
DQS2_C
M_B_DQSN2 2
74
DQS3_C
M_B_DQSN3 2
177
DQS4_C
M_B_DQSN4 2
198
M_B_DQSN5 2
DQS5_C
219
DQS6_C
M_B_DQSN6 2
240
M_B_DQSN7 2
DQS7_C
95
DQS8_C
TP_DDR1_NC_CS1A
162
Modify,7/31 Max
S2*/C0
TP_DDR1_NC_CS0B
165
S3*/C1
D4AS0-26001-1P40
1.2V
R380
3.65K_1%_04
1.2V
R374
3.65K_1%_04
R434
1k_1%_04
R435
M_B_RESET_N_R
M_B_RESET_N 2
0_04
5
4
3
1.2V
JDIMM2B
163
VDD19
160
VDD18
159
VDD17
154
VDD16
153
VDD15
148
VDD14
147
VDD13
142
VDD12
141
VDD11
136
VDD10
135
VDD9
130
VDD8
129
VDD7
124
VDD6
BOT
123
VDD5
118
JDIMM2 = CHB DIMM0 010
VDD4
117
VDD3
112
VDD2
111
VDD1
Modify,7/10 Max
251
VSS
247
VSS
243
SO-DIMM B
VSS
239
VSS
235
VSS
231
VSS
227
VSS
223
VSS
W>  >K^ dK ^K/DD
1.2V
217
VSS
213
VSS
209
VSS
M_B_EVENT_N
205
240_1%_04
R433
VSS
201
VSS
M_B_ALERT_N
R427
197
240_1%_04
VSS
193
M_B_PARITY
240_1%_04
R407
VSS
189
VSS
185
VSS
181
VSS
175
VSS
171
VSS
167
VSS
107
VSS
103
VSS
99
VSS
93
VSS
89
W>  d,  W >K^ dK ^K/DD
VSS
85
VSS
81
+DIMM1_VREF_CA_R_1
VSS
77
VSS
73
VSS
69
C334
VSS
65
VSS
61
*0.1u_16V_X7R_04
Add,7/31 Max
VSS
57
VSS
51
VSS
47
VSS
43
VSS
39
VSS
35
VSS
31
VSS
27
VSS
23
VSS
19
VSS
15
VSS
9
VSS
5
VSS
1
VSS
D4AS0-26001-1P40
PLACE DISCRETE ON VREF CLOSE TO DIMM1
+DIMM1_VREF_CA_RC
R386
+DIMM1_VREF_CA_R_1
+M1_VREF_CA 2
2_1%_04
C335
C336
Del,9/8 Max
*0.1u_16V_X7R_04
0.022u_16V_X7R_04
Modify,8/11 Max
Add,7/27 Max
R387
24.9_1%_04
3
2
1
VTT_MEM
258
VTT
2.5V
259
VPP2
257
VPP1
3.3VS
255
Modify,7/10 Max
VDDSPD
C316
C315
0.1u_16V_X7R_04
2.2u_6.3V_X5R_04
W>  >K^ dK W/E
GND1
MT1
GND2
MT2
1.2V
W>  >K^ dK ^K/DD
252
VSS
248
VSS
244
VSS
238
VSS
234
VSS
230
C346
C354
C356
C357
VSS
226
VSS
222
10u_6.3V_X5R_06
10u_6.3V_X5R_06
10u_6.3V_X5R_06
10u_6.3V_X5R_06
VSS
218
VSS
214
VSS
210
Modify Value,8/10 Max
VSS
206
VSS
202
VSS
196
C338
C353
C347
C339
VSS
192
VSS
188
10u_6.3V_X5R_06
10u_6.3V_X5R_06
10u_6.3V_X5R_06
10u_6.3V_X5R_06
VSS
184
VSS
180
VSS
176
VSS
172
VSS
168
VSS
106
VSS
102
1.2V
VSS
98
VSS
94
VSS
90
VSS
86
VSS
82
VSS
78
C355
C345
C351
C348
VSS
72
VSS
68
1u_6.3V_X5R_04
1u_6.3V_X5R_04
1u_6.3V_X5R_04
1u_6.3V_X5R_04
VSS
64
VSS
60
VSS
56
VSS
52
VSS
48
VSS
44
C352
C344
C341
C350
VSS
40
VSS
36
1u_6.3V_X5R_04
1u_6.3V_X5R_04
1u_6.3V_X5R_04
1u_6.3V_X5R_04
VSS
30
VSS
26
VSS
22
VSS
18
VSS
14
VSS
10
VSS
2.5V
6
VSS
2
VSS
C317
C323
10u_6.3V_X5R_06
1u_6.3V_X5R_04
Modify,7/31 Max
VTT_MEM
C312
C314
C313
10u_6.3V_X5R_06
1u_6.3V_X5R_04
1u_6.3V_X5R_04
! ! ! !!DMFWP!DP/
! ! ! !!DMFWP!DP/
! ! ! !!DMFWP!DP/
Title
Title
Title
[13] DDR4 SO-DIMM_1
[13] DDR4 SO-DIMM_1
[13] DDR4 SO-DIMM_1
Size
Size
Size
Document Number
Document Number
Document Number
6-71-N24G0-D02
6-71-N24G0-D02
6-71-N24G0-D02
Custom
Custom
Custom
Date:
Date:
Date:
Monday, January 22, 2018
Monday, January 22, 2018
Monday, January 22, 2018
Sheet
Sheet
Sheet
2
1
D
C349
+
C
B
A
Rev
Rev
Rev
2.0
2.0
2.0
13
13
13
of
of
of
41
41
41

Advertisement

Table of Contents
loading

This manual is also suitable for:

N252gu

Table of Contents