LG 47LH90 Service Manual page 23

Lcd tv
Hide thumbs Also See for 47LH90:
Table of Contents

Advertisement

IC1-*1
HY5PS1G1631CFP-S6
HYB18TC1G160C2F-2.5
VREF
DQ0
DQ0
J2
G8
SDDR_D[0]
G8
DQ1
SDDR_D[1]
DQ1
G2
G2
DQ2
DQ2
H7
SDDR_D[2]
H7
A0
M8
HYNIX
DQ3
SDDR_D[3]
DQ3
QIMONDA
H3
H3
A1
M3
DQ4
DQ4
H1
SDDR_D[4]
H1
A2
M7
DQ5
SDDR_D[5]
DQ5
H9
H9
A3
N2
DQ6
DQ6
F1
SDDR_D[6]
F1
A4
N8
DQ7
DQ7
SDDR_D[7]
F9
F9
A5
N3
DQ8
SDDR_D[8]
DQ8
C8
C8
A6
N7
DQ9
DQ9
SDDR_D[9]
C2
C2
A7
P2
DQ10
SDDR_D[10]
DQ10
D7
D7
A8
P8
DQ11
DQ11
D3
SDDR_D[11]
D3
A9
P3
DQ12
SDDR_D[12]
DQ12
D1
D1
A10/AP
M2
DQ13
DQ13
D9
SDDR_D[13]
D9
A11
P7
DQ14
SDDR_D[14]
DQ14
B1
B1
A12
R2
DQ15
DQ15
B9
SDDR_D[15]
B9
+1.8V_S_DDR
BA0
L2
BA1
L3
VDD5
VDD5
A1
A1
BA2
L1
VDD4
VDD4
E1
E1
VDD3
VDD3
J9
J9
CK
VDD2
VDD2
J8
M9
M9
CK
VDD1
VDD1
K8
R1
R1
CKE
K2
ODT
VDDQ10
VDDQ10
K9
A9
A9
CS
VDDQ9
VDDQ9
L8
C1
C1
RAS
VDDQ8
VDDQ8
K7
C3
C3
CAS
VDDQ7
VDDQ7
L7
C7
C7
WE
VDDQ6
VDDQ6
K3
C9
C9
VDDQ5
VDDQ5
E9
E9
VDDQ4
VDDQ4
G1
G1
LDQS
F7
VDDQ3
VDDQ3
G3
G3
UDQS
B7
VDDQ2
VDDQ2
G7
G7
VDDQ1
VDDQ1
G9
G9
LDM
F3
UDM
B3
VSS5
VSS5
A3
A3
LDQS
VSS4
VSS4
E8
E3
E3
UDQS
VSS3
VSS3
A8
J3
J3
VSS2
VSS2
N1
N1
VSS1
VSS1
P9
P9
NC5
R3
NC6
R7
VSSQ10
VSSQ10
B2
B2
NC1
A2
VSSQ9
VSSQ9
B8
B8
NC2
E2
VSSQ8
VSSQ8
A7
A7
NC3
R8
VSSQ7
VSSQ7
D2
D2
VSSQ6
VSSQ6
D8
D8
VSSQ5
VSSQ5
VSSDL
E7
E7
J7
VSSQ4
VSSQ4
F2
F2
VSSQ3
VSSQ3
F8
F8
VSSQ2
VSSQ2
H2
H2
VDDL
VSSQ1
VSSQ1
J1
H8
H8
THE
SYMBOL MARK OF THIS SCHEMETIC DIAGRAM INCORPORATES
SPECIAL FEATURES IMPORTANT FOR PROTECTION FROM X-RADIATION.
FILRE AND ELECTRICAL SHOCK HAZARDS, WHEN SERVICING IF IS
ESSENTIAL THAT ONLY MANUFATURES SPECFIED PARTS BE USED FOR
THE CRITICAL COMPONENTS IN THE
SYMBOL MARK OF THE SCHEMETIC.
DDR2 1.8V By CAP - Place these Caps near Memory
+1.8V_DDR
L1
BLM18PG121SN1D
C1
0.1uF
+1.8V_S_DDR
IC1
VREF
AR1
J2
SDDR_A[5]
ADDR2_A[5]
SDDR_A[3]
ADDR2_A[3]
A0
SDDR_A[1]
ADDR2_A[1]
SDDR_A[0]
M8
56
A1
SDDR_A[1]
SDDR_A[10]
56
ADDR2_A[10]
M3
A2
M7
SDDR_A[2]
AR3
A3
SDDR_A[3]
N2
SDDR_A[9]
ADDR2_A[9]
A4
N8
SDDR_A[4]
SDDR_A[12]
ADDR2_A[12]
A5
SDDR_A[5]
N3
SDDR_A[7]
ADDR2_A[7]
A6
AR2
N7
SDDR_A[6]
SDDR_A[0]
ADDR2_A[0]
A7
SDDR_A[7]
P2
SDDR_A[2]
ADDR2_A[2]
A8
P8
SDDR_A[8]
SDDR_A[4]
ADDR2_A[4]
A9
SDDR_A[9]
P3
SDDR_A[6]
56
ADDR2_A[6]
A10/AP
M2
SDDR_A[10]
SDDR_A[11]
R21 56
ADDR2_A[11]
A11
SDDR_A[11]
P7
SDDR_A[8]
R22
56
ADDR2_A[8]
A12
R2
SDDR_A[12]
ADDR2_BA[0]
BA0
L2
SDDR_BA[0]
R6
56
BA1
ADDR2_BA[1]
L3
SDDR_BA[1]
R7
56
BA2
L1
R48
SDDR_BA[2]
R1
56
ADDR2_BA[2]
0
ADDR2_MCLK
SDDR_CK
R8
33
OPT
CK
J8
CK
K8
/SDDR_CK
R9
33
CKE
K2
SDDR_CKE
R10
56
R49
0
+1.8V_S_DDR
OPT
ODT
K9
R50
SDDR_ODT
R11
56
0
CS
L8
OPT
RAS
K7
/SDDR_RAS
R12
56
CAS
L7
/SDDR_CAS
R13
56
WE
K3
/SDDR_WE
R14
56
LDQS
F7
SDDR_DQS0_P
R15
56
UDQS
B7
SDDR_DQS1_P
R16
56
LDM
F3
SDDR_DQM0_P
R17
56
UDM
B3
SDDR_DQM1_P
R18
56
LDQS
E8
SDDR_DQS0_N
R19
56
UDQS
A8
SDDR_DQS1_N
R20
56
AR4
SDDR_D[11]
ADDR2_D[11]
NC4
R3
SDDR_D[12]
ADDR2_D[12]
NC5
R7
SDDR_D[9]
ADDR2_D[9]
56
SDDR_D[14]
ADDR2_D[14]
AR6
NC1
A2
SDDR_D[4]
ADDR2_D[4]
NC2
E2
SDDR_D[3]
ADDR2_D[3]
NC3
R8
SDDR_D[1]
ADDR2_D[1]
SDDR_D[6]
56
ADDR2_D[6]
AR5
SDDR_D[15]
ADDR2_D[15]
VSSDL
J7
SDDR_D[8]
ADDR2_D[8]
+1.8V_S_DDR
SDDR_D[10]
ADDR2_D[10]
56
SDDR_D[13]
ADDR2_D[13]
AR7
VDDL
J1
SDDR_D[7]
ADDR2_D[7]
SDDR_D[0]
ADDR2_D[0]
SDDR_D[2]
ADDR2_D[2]
SDDR_D[5]
ADDR2_D[5]
56
HONG YEON HYUK
+1.8V_S_DDR
C22
0.1uF
+1.8V_S_DDR
IC100
LGE3369A (Saturn6 Non RM)
D15
A_MVREF
ADDR2_A[0]
BDDR2_A[0]
C13
T26
A_DDR2_A0
B_DDR2_A0
ADDR2_A[1]
BDDR2_A[1]
A22
AF26
A_DDR2_A1
B_DDR2_A1
ADDR2_A[2]
BDDR2_A[2]
B13
T25
A_DDR2_A2
B_DDR2_A2
ADDR2_A[3]
BDDR2_A[3]
C22
AF23
A_DDR2_A3
B_DDR2_A3
ADDR2_A[4]
BDDR2_A[4]
A13
T24
A_DDR2_A4
B_DDR2_A4
ADDR2_A[5]
BDDR2_A[5]
A23
AE23
A_DDR2_A5
B_DDR2_A5
ADDR2_A[6]
BDDR2_A[6]
C12
R26
A_DDR2_A6
B_DDR2_A6
ADDR2_A[7]
BDDR2_A[7]
B23
AD22
A_DDR2_A7
B_DDR2_A7
ADDR2_A[8]
BDDR2_A[8]
B12
R25
ADDR2_A[9]
A_DDR2_A8
B_DDR2_A8
BDDR2_A[9]
C23
AC22
A_DDR2_A9
B_DDR2_A9
ADDR2_A[10]
BDDR2_A[10]
B22
AD23
ADDR2_A[11]
A_DDR2_A10
B_DDR2_A10
BDDR2_A[11]
A12
R24
A_DDR2_A11
B_DDR2_A11
ADDR2_A[12]
BDDR2_A[12]
A24
AE22
A_DDR2_A12
B_DDR2_A12
C24
AC23
A_DDR2_BA0
B_DDR2_BA0
B24
AC24
A_DDR2_BA1
B_DDR2_BA1
D24
AB22
A_DDR2_BA2
B_DDR2_BA2
B14
V25
A_DDR2_MCLK
B_DDR2_MCLK
A14
V24
/A_DDR2_MCLK
/B_DDR2_MCLK
D23
AB23
A_DDR2_CKE
B_DDR2_CKE
D14
U26
A_DDR2_ODT
B_DDR2_ODT
D13
U25
/A_DDR2_RAS
/B_DDR2_RAS
D12
U24
/A_DDR2_CAS
/B_DDR2_CAS
D22
AB24
/A_DDR2_WE
/B_DDR2_WE
B18
AB26
A_DDR2_DQS0
B_DDR2_DQS0
C17
AA26
A_DDR2_DQS1
B_DDR2_DQS1
C18
AC25
A_DDR2_DQM0
B_DDR2_DQM0
A19
AC26
A_DDR2_DQM1
B_DDR2_DQM1
A18
AB25
A_DDR2_DQSB0
B_DDR2_DQSB0
B17
AA25
A_DDR2_DQSB1
B_DDR2_DQSB1
ADDR2_D[0]
BDDR2_D[0]
B15
W25
A_DDR2_DQ0
B_DDR2_DQ0
ADDR2_D[1]
BDDR2_D[1]
A21
AE26
A_DDR2_DQ1
B_DDR2_DQ1
ADDR2_D[2]
BDDR2_D[2]
A15
W24
A_DDR2_DQ2
B_DDR2_DQ2
ADDR2_D[3]
BDDR2_D[3]
B21
AF24
A_DDR2_DQ3
B_DDR2_DQ3
ADDR2_D[4]
BDDR2_D[4]
C21
AF25
A_DDR2_DQ4
B_DDR2_DQ4
ADDR2_D[5]
BDDR2_D[5]
C14
V26
A_DDR2_DQ5
B_DDR2_DQ5
ADDR2_D[6]
BDDR2_D[6]
C20
AE25
A_DDR2_DQ6
B_DDR2_DQ6
ADDR2_D[7]
BDDR2_D[7]
C15
W26
ADDR2_D[8]
A_DDR2_DQ7
B_DDR2_DQ7
BDDR2_D[8]
C16
Y26
A_DDR2_DQ8
B_DDR2_DQ8
ADDR2_D[9]
BDDR2_D[9]
C19
AD25
ADDR2_D[10]
A_DDR2_DQ9
B_DDR2_DQ9
BDDR2_D[10]
B16
Y25
A_DDR2_DQ10
B_DDR2_DQ10
ADDR2_D[11]
BDDR2_D[11]
B20
AE24
ADDR2_D[12]
A_DDR2_DQ11
B_DDR2_DQ11
BDDR2_D[12]
A20
AD26
A_DDR2_DQ12
B_DDR2_DQ12
ADDR2_D[13]
BDDR2_D[13]
A16
Y24
A_DDR2_DQ13
B_DDR2_DQ13
ADDR2_D[14]
BDDR2_D[14]
B19
AD24
A_DDR2_DQ14
B_DDR2_DQ14
ADDR2_D[15]
BDDR2_D[15]
A17
AA24
A_DDR2_DQ15
B_DDR2_DQ15
+1.8V_S_DDR
C40
C42
0.1uF
1000pF
IC2
HYB18TC512160B2F-2.5
VREF
J2
AR13
BDDR2_A[9]
TDDR_A[9]
A0
BDDR2_A[3]
TDDR_A[3]
TDDR_A[0]
M8
BDDR2_A[1]
TDDR_A[1]
TDDR_A[1]
A1
M3
56
A2
BDDR2_A[10]
TDDR_A[10]
TDDR_A[2]
M7
AR12
TDDR_A[3]
A3
QIMONDA
N2
A4
TDDR_A[4]
N8
BDDR2_A[5]
TDDR_A[5]
TDDR_A[5]
A5
BDDR2_A[12]
TDDR_A[12]
N3
A6
56
TDDR_A[6]
N7
BDDR2_A[7]
TDDR_A[7]
AR14
TDDR_A[7]
A7
P2
BDDR2_A[0]
TDDR_A[0]
A8
TDDR_A[8]
P8
TDDR_A[2]
BDDR2_A[2]
TDDR_A[9]
A9
P3
BDDR2_A[4]
TDDR_A[4]
A10/AP
TDDR_A[10]
M2
56
TDDR_A[6]
BDDR2_A[6]
A11
TDDR_A[11]
P7
BDDR2_A[11]
R27
56
TDDR_A[11]
A12
TDDR_A[12]
R2
TDDR_A[8]
BDDR2_A[8]
R28
56
TDDR_BA[0]
BA0
R29
56
L2
R30
56
TDDR_BA[1]
BA1
L3
R31
33
TDDR_MCLK
CK
J8
CK
K8
R32
33
CKE
/TDDR_MCLK
K2
R33
56
TDDR_CKE
ODT
K9
CS
R34
56
L8
RAS
K7
/TDDR_RAS
CAS
R35
56
L7
R36
56
WE
/TDDR_CAS
K3
R37
56
/TDDR_WE
LDQS
F7
UDQS
R38
56
TDDR_DQS0_P
B7
R39
56
TDDR_DQS1_P
LDM
F3
R40
56
UDM
TDDR_DQM0_P
B3
R41
56
TDDR_DQM1_P
LDQS
E8
R42
56
UDQS
TDDR_DQS0_N
A8
R43
56
TDDR_DQS1_N
AR10
NC4
L1
BDDR2_D[11]
TDDR_D[11]
NC5
R3
BDDR2_D[12]
TDDR_D[12]
NC6
R7
BDDR2_D[9]
TDDR_D[9]
BDDR2_D[14]
TDDR_D[14]
AR8
56
NC1
BDDR2_D[4]
TDDR_D[4]
A2
NC2
E2
BDDR2_D[3]
TDDR_D[3]
NC3
BDDR2_D[1]
TDDR_D[1]
R8
BDDR2_D[6]
56
TDDR_D[6]
AR11
BDDR2_D[15]
TDDR_D[15]
VSSDL
J7
+1.8V_S_DDR
BDDR2_D[8]
TDDR_D[8]
BDDR2_D[10]
TDDR_D[10]
BDDR2_D[13]
TDDR_D[13]
AR9
56
VDDL
BDDR2_D[7]
TDDR_D[7]
J1
BDDR2_D[0]
TDDR_D[0]
BDDR2_D[2]
TDDR_D[2]
BDDR2_D[5]
56
TDDR_D[5]
Mstar(JUPITER)
IC2-*1
H5PS5162FFR-S6C
DQ0
G8
TDDR_D[0]
VREF
DQ0
J2
G8
DQ1
TDDR_D[1]
G2
DQ1
G2
DQ2
H7
TDDR_D[2]
DQ2
H7
DQ3
TDDR_D[3]
A0
H3
M8
DQ3
H3
DQ4
A1
H1
TDDR_D[4]
M3
DQ4
H1
DQ5
TDDR_D[5]
A2
H9
M7
HYNIX
DQ5
H9
DQ6
A3
F1
TDDR_D[6]
N2
DQ6
F1
DQ7
A4
TDDR_D[7]
F9
N8
DQ7
F9
DQ8
TDDR_D[8]
A5
C8
N3
DQ8
C8
DQ9
A6
TDDR_D[9]
C2
N7
DQ9
C2
DQ10
TDDR_D[10]
A7
D7
P2
DQ10
D7
DQ11
A8
D3
TDDR_D[11]
P8
DQ11
D3
DQ12
TDDR_D[12]
A9
D1
P3
DQ12
D1
DQ13
A10/AP
D9
TDDR_D[13]
M2
DQ13
D9
DQ14
TDDR_D[14]
A11
B1
P7
DQ14
B1
DQ15
A12
B9
TDDR_D[15]
R2
DQ15
B9
+1.8V_S_DDR
BA0
L2
VDD5
BA1
A1
L3
VDD5
A1
VDD4
E1
VDD4
E1
VDD3
J9
CK
VDD3
J8
J9
VDD2
M9
CK
VDD2
K8
M9
VDD1
R1
CKE
VDD1
K2
R1
ODT
K9
VDDQ10
A9
CS
VDDQ10
L8
A9
VDDQ9
C1
RAS
VDDQ9
K7
C1
VDDQ8
C3
CAS
VDDQ8
L7
C3
VDDQ7
C7
WE
VDDQ7
K3
C7
VDDQ6
C9
VDDQ6
C9
VDDQ5
E9
VDDQ5
E9
VDDQ4
LDQS
G1
F7
VDDQ4
G1
VDDQ3
UDQS
G3
B7
VDDQ3
G3
VDDQ2
G7
VDDQ2
G7
VDDQ1
G9
LDM
VDDQ1
F3
G9
UDM
B3
VSS5
A3
LDQS
VSS5
E8
A3
VSS4
E3
UDQS
VSS4
A8
E3
VSS3
J3
VSS3
J3
VSS2
N1
VSS2
N1
VSS1
NC4
P9
L1
VSS1
P9
NC5
R3
NC6
R7
VSSQ10
B2
VSSQ10
B2
VSSQ9
NC1
B8
A2
VSSQ9
B8
VSSQ8
NC2
A7
E2
VSSQ8
A7
VSSQ7
NC3
D2
R8
VSSQ7
D2
VSSQ6
D8
VSSQ6
D8
VSSQ5
E7
VSSQ5
VSSDL
E7
VSSQ4
J7
F2
VSSQ4
F2
VSSQ3
F8
VSSQ3
F8
VSSQ2
H2
VSSQ2
H2
VSSQ1
H8
VDDL
VSSQ1
J1
H8
08.11.19
DDR2
6
15

Hide quick links:

Advertisement

Table of Contents
loading

This manual is also suitable for:

47lh90-ub

Table of Contents