Download Print this page

Hitachi CP2996TAN Service Manual page 69

Advertisement

Available languages

Available languages

28
Bild-in-Bild-Modul PP700
Allgemein
Das Bild-in-Bild-Modul PP700 besteht aus vier separaten
Funktionseinheiten. Dieses sind die Signalschalter icp2
(Video) und icp7 (RGB), der Farbdecoder ICp3 (TDA9141)
und die Basisband-Verzögerungsleitung ICp4 (TDA4665),
die Analog/Digital-Schnittstelle icp5 (SDA9187) für das
eingesetzte Bild sowie der Bild-in-Bild-Prozessor icp6
(SDA9189). Der Bild-in-Bild-Prozessor SDA9189 ermöglicht
vier verschiedene Bildgrößen: 1:4, 1:9, 1:16 und 1:36. Auch
einsogenanntes Multi-Bild-in-Bild ist möglich. Das
bedeutet, daß 9 eingeblendete Bilder gleichzeitig auf dem
Bildschirm erscheinen können, davon 8 Standbilder und
ein normales, bewegtes Bild. Die Position des
eingeblendeten Bildes kann irgendwo auf dem
Bildschirmsein. Die vorhandenen Features des
Fernsehgerätes hängen von der Software ab.
Farbdecoder Icp3
Das Videosignal für das eingesetzte Bild wird dem Video-
Matrix schalter ICq1 auf dem Hauptchassis über den
Anschluß Xp1 an den Pins 10 (CVBS/Y) und 9 (Chrominanz)
entnommen. Das CVBS-Signal wird zum Videoschalter icp2
an Pin 15 geführt und von Pin 1 weiter zum CVBS-
Eingangspin 26 des Farbdecoders ICp3 ausgegeben.
Wenn das Eingangssignal ein Y/C-Signal ist, wird das
Chrominanzsignal direktzu Pin 25 des Farbdecoders
geleitet. Der Signalweg des Y-Signals ist dergleiche wie
der des CVBS-Signales. Der Eingangsmodus wird über den
IIC-Busgewählt. Der Decoderschaltkreis entschlüsselt das
CVBS- (oder Y/C-) Signal und erzeugtdie Luminanz- und
Farbdifferenzsignale. Die Farbdifferenzsignale werden
vonden Ausgangspins 1 und 2 zur Basisband-
Verzögerungsleitung ICp4 geführt. Dieverzögerten
Farbdifferenzsignale werden zurück an die Eingangspins 3
und 4 geführt, vonwo sie über eine Schalteinheit an die
Ausgangspins 13 (V) und 14 (U) geleitetwerden. Das
verzögerte Luminanzsignal wird über die gleiche
Schalteinheit zumAusgangspin 12 geführt. Die
Arbeitsweise des Farbdecoders TDA9141 ist der des
TDA9143 auf der Hauptplatine sehr ähnlich.
Analog/Digital-Schnittstelle icp5
Die Y-, U- und V-Signale werden dann zur A/D-Schnittstelle
icp5 an die Pins 23(Y), 21 (U) und 19 (V) geleitet. Der A/D-
Wandler wandelt die analogen Signaleunter Verwendung
von
6-bit
Flash-Konvertern
Diedigitalisierten Y- und UV-Signale werden an den Pins
2...7 (Y) und 8...11 (UV) für den Bild-in-Bild-Prozessor
ausgegeben. Der Weißwert der U- und V-Signale ist an den
Mittelwert der Vrefh- (Pin 22)und Vrefl- (Pin 20) Spannungen
geklemmt. Der Schwarzwert des Y-Signals ist an die Vrefl-
Spannung geklemmt. DerSchaltkreis besteht aus einem
Taktgeber, der mit dem eingesetzten Bild inBezug auf den
Sandcastle-Impuls an Pin 15 synchronisiert ist. Der
Taktgebersynchronisiert die interne horizontalphasen
gekoppelte Schleife, die aus einem Horizontaltimer,einem
Phasenkomparator und einem spannungsgesteuerten
Oszillator besteht. Diehorizontalphasengekoppelte Schleife
erzeugt den zeilengekoppeltenBild-in-Bild-Systemtakt LL3
(Pin 12) und das interne Chip-Timing. Die Frequenz des LL3-
Signalesbeträgt 13,5 MHz. Das RC-Netzwerk an Pin 17 filtert
den Ausgang desPhasenkomparators. Der Horizontaltimer
bestimmt auch die Startzeit und dieWeite des internen
Klemmimpulses sowie die Lage des Abtastsignals BLN (Pin
1), das dabei dieHorizontaldauer der Bilddaten am Y-
Ausgang festlegt und mit diesem synchronsein muß. Daher
wird das Abstastsignal BLN in gleichem Maße wie das Y-
Signalverzögert.
Bild-in-Bild-Prozessor icp3
Der Bild-in-Bild-Prozessor enthält sämtliche für die Bild-in-
Bild-Funktionerforderlichen Funktionseinheiten wie Hori-
zontal- und Vertikalfilterung (Verkleinerung), Feldspeicher,
RGB-Matrix,
D/A-Wandler,
in
digitale
Form.
Takterzeugung
und
Steuerschaltkreise. Das Videosignal der eingesetzten Quelle
in digitalisierter Form wird von derA/D-Schnittstelle icp5
abgenommen. Das digitalisierte Y-Signal wird an diePins
25...30 und das digitalisierte UV-Signal an die Pins 21...24
geleitet.Die Eingangsdaten werden zuerst in der
Eingangssignal-Verarbeitungseinheit
Dasverkleinerte Fenster, das von den eingesetzten
Synchronimpulsen an den Pins 1(VSI) und 32 (HSI) und
vom ermittelten Zeilenstandard erzeugt wird, weist
eineBreite von 576 Pixel für das Luminanzsignal und 144
Pixel für das Chrominanzsignalauf. In vertikaler Richtung
besteht das Fenster aus 252 Zeilen bei einemStandard von
625 Zeilen (204 Zeilen bei einem Standard von 525 Zeilen).
DieGröße des eingesetzten Bildes hängt vom horizontalen
und vertikalen Verkleinerungsfaktor ab.Dieser Faktor
bestimmt die Anzahl der Pixel und Zeilen wie folgt:
Horiz. und vert. Faktor Pixel / Zeile
2 : 1
3 : 1
4 : 1
6 : 1
Die dezimierten Daten werden anschließend in den
Feldspeicher geschrieben. DieFrequenz des Schreibtaktes
hängt vom Verkleinerungsfaktor (6,75 MHz, 4,5 MHz,3,375
MHz oder 2,25 MHZ) ab. Der Schreibtakt wird vom
zeilengekoppelten Takt (13,5 MHz) an Pin 20 abgezweigt.
Die Frequenz des Lesetaktes beträgt 27 MHz. Der Lesetakt
wird im internenOszillator erzeugt, der durch einen
externen Quarz an den Pins 2 und 3 gesteuert wird und mit
dem Horizontalsynchronimpuls (HSP) an Pin 15 zeilen
gekoppelt wird. Die Synchronisation des Stammkanals wird
durch den gleichen Horizontalsynchronimpuls (Pin 15) und
Vertikalsynchronimpuls an Pin 16 durchgeführt.
Vom Feldspeicher werden die Daten zur Ausgangs-
Verarbeitungseinheit geführt,die Position und Umrahmung
des eingesetzten Bildes bestimmt. Ein besonderer Effekt,
„Wipe in / Wipe out", ist auch vorhanden. Das eingesetzte
Bild kannabhängig von der Software programmiert
werden, aus der unteren rechten Ecke der Positionfür das
eingesetzte Bild zu erscheinen und wieder dorthin zu
verschwinden.
Schließlich werden die verarbeiteten Daten in den D/A-
Wandlern in analoge Formgewandelt und die Signale
werden an den Pins 8 (R), 9 (G) und 10 (B) an den RGB-
Schaltericp7 ausgegeben. Das Schnell austastungs signal
wird an Pin 14 ausgegeben undüber den Transistor ttp2
weiter zum RGB-Prozessor auf der Haupt platinegeleitet.
Der Pin 15 (IIC-Bus gesteuerter Ausgang) des Farbdecoders
führt einen hohenPegel aus, der über den Transistor ttp3
zu Pin 5 des RGB-Schalters geführtwird. Ein hoher Pegel
an Pin 5 wählt das Eingangssignal über die Pins 6, 7 und8
und weiter zum Anschluß Wp1. Ist das Fernsehgerät mit
einem VGA-Anschluß ausgestattet, werden die RGB-
Signale über den Anschluß Xp2 und über die Pins 2, 3 und
4 desRGB-Schalters zum Anschluß Wp1 eingegeben. Dann
ist die Spannung an Pin 5 desRGB-Schalters niedrig. Wird
die Bild-in-Bild-Funktion im VGA-Modus benutzt, wird der
Pin 5 durch das Schnellaustastungs signal über den Tran-
sistor ttp4 gesteuert. Im VGA-Modus stellt die Software
automatisch sicher, daß sich derRGB-Videoprozessor auf
der Hauptplatine im richtigen Eingangs zustand befindet.
Der FET ttp5 trennt die serielle Datenleitung (SDA) vom
Bild-in-Bild-Prozessor, wenn das Fernsehgerät abgeschaltet
wird. Der Jumper jp36 ist nicht installiert.
Bild-in-Bild-Modul PP710
Das Bild-in-Bild-Modul PP710 ist zusätzlich zu den
Funktionen des PP700 miteinem eigenen Tuner / ZF-Block
ausgestattet. Das ZF-Signal vom Bild-in-Bild-Tuner wird im
ICp1 demoduliert und verstärkt und weiter zu Pin 4 des
Videoschalters icp2 geleitet. Die Eingangswahl (Pins 9 und
10) wird über Pin 4 des Tuners und überden IIC-Bus
gesteuert.
dezimiert.
Zeilen / Feld
288
126
192
84
144
63
96
42

Advertisement

loading

This manual is also suitable for:

Cp2996taCp2896tanCp2896ta