Download Print this page

LG 50LN54 Series Service Manual page 27

Hide thumbs Also See for 50LN54 Series:

Advertisement

AVDD_DDR0
AVDD_DDR0
A-MVREFDQ
A-MVREFCA
CLose to Saturn7M IC
CLose to DDR3
DDR_1600_1G_SS
IC1201
K4B1G1646G-BCK0
EAN61836301
M8
A-MVREFCA
VREFCA
H1
A-MVREFDQ
VREFDQ
R1203
L8
ZQ
240
AVDD_DDR0
1%
B2
VDD_1
10V
D9
C1205
10uF
VDD_2
A10/AP
G7
C1207
0.1uF
VDD_3
K2
C1208
0.1uF
VDD_4
A12/BC
K8
C1210
0.1uF
VDD_5
N1
C1211
0.1uF
VDD_6
N9
C1212
0.1uF
VDD_7
NC_5
R1
C1213
0.1uF
VDD_8
R9
C1214
0.1uF
VDD_9
C1215
0.1uF
C1216
0.1uF
A1
VDDQ_1
A8
VDDQ_2
C1
VDDQ_3
C9
VDDQ_4
D2
VDDQ_5
E9
VDDQ_6
F1
VDDQ_7
H2
VDDQ_8
H9
VDDQ_9
J1
NC_1
J9
NC_2
RESET
L1
NC_3
L9
NC_4
T7
A-MA14
NC_6
DQSL
DQSL
A9
VSS_1
DQSU
B3
VSS_2
DQSU
E1
VSS_3
G8
VSS_4
J2
VSS_5
J8
VSS_6
M1
VSS_7
DQL0
M9
VSS_8
DQL1
P1
VSS_9
DQL2
P9
VSS_10
DQL3
T1
VSS_11
DQL4
T9
VSS_12
DQL5
DQL6
DQL7
B1
VSSQ_1
B9
VSSQ_2
DQU0
D1
VSSQ_3
DQU1
D8
VSSQ_4
DQU2
E2
VSSQ_5
DQU3
E8
VSSQ_6
DQU4
F9
VSSQ_7
DQU5
G1
VSSQ_8
DQU6
G9
VSSQ_9
DQU7
DDR_1600_1G_HYNIX
DDR_1600_1G_HYNIX
DDR_1600_1G_NANYA
IC1201-*1
IC1202-*1
IC1201-*2
H5TQ1G63EFR-PBC
H5TQ1G63EFR-PBC
NT5CB64M16DP-DH
EAN61829003
EAN61829003
N3
M8
N3
M8
N3
A0
VREFCA
A0
VREFCA
A0
P7
P7
P7
A1
A1
A1
P3
P3
P3
N2
A2
H1
N2
A2
H1
N2
A2
A3
VREFDQ
A3
VREFDQ
A3
P8
P8
P8
A4
A4
A4
P2
P2
P2
A5
A5
A5
R8
L8
R8
L8
R8
A6
ZQ
A6
ZQ
A6
R2
R2
R2
A7
A7
A7
T8
T8
T8
A8
A8
A8
R3
B2
R3
B2
R3
A9
VDD_1
A9
VDD_1
A9
L7
D9
L7
D9
L7
A10/AP
VDD_2
A10/AP
VDD_2
A10/AP
R7
G7
R7
G7
R7
A11
VDD_3
A11
VDD_3
A11
N7
K2
N7
K2
N7
A12/BC
VDD_4
A12/BC
VDD_4
A12
T3
K8
T3
K8
T3
NC_7
VDD_5
NC_7
VDD_5
NC_6
N1
N1
VDD_6
VDD_6
M7
N9
M7
N9
M7
NC_5
VDD_7
R1
NC_5
VDD_7
R1
NC_5
VDD_8
VDD_8
M2
R9
M2
R9
M2
BA0
VDD_9
BA0
VDD_9
BA0
N8
N8
N8
BA1
BA1
BA1
M3
M3
M3
BA2
BA2
BA2
A1
A1
VDDQ_1
VDDQ_1
J7
A8
J7
A8
J7
CK
VDDQ_2
CK
VDDQ_2
CK
K7
C1
K7
C1
K7
CK
VDDQ_3
CK
VDDQ_3
CK
K9
C9
K9
C9
K9
CKE
VDDQ_4
CKE
VDDQ_4
CKE
D2
D2
VDDQ_5
VDDQ_5
L2
E9
L2
E9
L2
CS
VDDQ_6
CS
VDDQ_6
CS
K1
F1
K1
F1
K1
ODT
VDDQ_7
ODT
VDDQ_7
ODT
J3
H2
J3
H2
J3
RAS
VDDQ_8
RAS
VDDQ_8
RAS
K3
H9
K3
H9
K3
L3
CAS
VDDQ_9
L3
CAS
VDDQ_9
L3
CAS
WE
WE
WE
J1
J1
NC_1
NC_1
T2
J9
T2
J9
T2
RESET
NC_2
RESET
NC_2
RESET
L1
L1
NC_3
NC_3
L9
L9
NC_4
NC_4
F3
T7
F3
T7
F3
DQSL
NC_6
DQSL
NC_6
DQSL
G3
G3
G3
DQSL
DQSL
DQSL
C7
A9
C7
A9
C7
DQSU
VSS_1
DQSU
VSS_1
DQSU
B7
B3
B7
B3
B7
DQSU
VSS_2
DQSU
VSS_2
DQSU
E1
E1
VSS_3
VSS_3
E7
G8
E7
G8
E7
DML
VSS_4
DML
VSS_4
DML
D3
J2
D3
J2
D3
DMU
VSS_5
DMU
VSS_5
DMU
J8
J8
VSS_6
VSS_6
E3
M1
E3
M1
E3
DQL0
VSS_7
DQL0
VSS_7
DQL0
F7
M9
F7
M9
F7
DQL1
VSS_8
DQL1
VSS_8
DQL1
F2
P1
F2
P1
F2
DQL2
VSS_9
DQL2
VSS_9
DQL2
F8
P9
F8
P9
F8
DQL3
VSS_10
DQL3
VSS_10
DQL3
H3
T1
H3
T1
H3
DQL4
VSS_11
DQL4
VSS_11
DQL4
H8
T9
H8
T9
H8
DQL5
VSS_12
DQL5
VSS_12
DQL5
G2
G2
G2
DQL6
DQL6
DQL6
H7
H7
H7
DQL7
DQL7
DQL7
B1
B1
VSSQ_1
VSSQ_1
D7
B9
D7
B9
D7
DQU0
VSSQ_2
DQU0
VSSQ_2
DQU0
C3
D1
C3
D1
C3
DQU1
VSSQ_3
DQU1
VSSQ_3
DQU1
C8
D8
C8
D8
C8
DQU2
VSSQ_4
DQU2
VSSQ_4
DQU2
C2
E2
C2
E2
C2
DQU3
VSSQ_5
DQU3
VSSQ_5
DQU3
A7
E8
A7
E8
A7
DQU4
VSSQ_6
DQU4
VSSQ_6
DQU4
A2
F9
A2
F9
A2
DQU5
VSSQ_7
DQU5
VSSQ_7
DQU5
B8
G1
B8
G1
B8
DQU6
VSSQ_8
DQU6
VSSQ_8
DQU6
A3
G9
A3
G9
A3
DQU7
VSSQ_9
DQU7
VSSQ_9
DQU7
THE
SYMBOL MARK OF THIS SCHEMETIC DIAGRAM INCORPORATES
SPECIAL FEATURES IMPORTANT FOR PROTECTION FROM X-RADIATION.
FILRE AND ELECTRICAL SHOCK HAZARDS, WHEN SERVICING IF IS
ESSENTIAL THAT ONLY MANUFATURES SPECFIED PARTS BE USED FOR
THE CRITICAL COMPONENTS IN THE
SYMBOL MARK OF THE SCHEMETIC.
Copyright © 2013 LG Electronics. Inc. All rights reserved.
Only for training and service purposes
AVDD_DDR0
AVDD_DDR0
B-MVREFDQ
B-MVREFCA
CLose to Saturn7M IC
CLose to DDR3
S7LR-M_NON_MS10
N3
A0
A-MA0
P7
A11
A1
A-MA1
A-MA0
A_DDR3_A[0]
P3
C14
A2
A-MA2
A-MA1
A_DDR3_A[1]
N2
B11
A-MA3
A-MA2
A3
A_DDR3_A[2]
P8
F12
A4
A-MA4
A-MA3
A_DDR3_A[3]
P2
C15
A-MA5
A-MA4
A5
A_DDR3_A[4]
R8
E12
A6
A-MA6
A-MA5
A_DDR3_A[5]
R2
A14
A-MA7
A-MA6
A7
A_DDR3_A[6]
T8
D11
A8
A-MA8
A-MA7
A_DDR3_A[7]
R3
B14
A-MA9
A-MA8
A9
A_DDR3_A[8]
L7
D12
A-MA10
A-MA9
A_DDR3_A[9]
R7
C16
A11
A-MA11
A-MA10
A_DDR3_A[10]
N7
C13
A-MA12
A-MA11
A_DDR3_A[11]
T3
A15
A13
A-MA13
A-MA12
A_DDR3_A[12]
E11
A-MA13
A_DDR3_A[13]
M7
B13
A-MA14
A_DDR3_A[14]
M2
BA0
A-MBA0
A-MCK
N8
F13
A-MBA1
A-MBA0
BA1
A_DDR3_BA[0]
M3
B15
BA2
A-MBA2
A-MBA1
A_DDR3_BA[1]
C1209
E13
A-MBA2
A_DDR3_BA[2]
J7
CK
0.01uF
K7
50V
C17
A-MCK
CK
A_DDR3_MCLK
K9
A17
CKE
A-MCKE
A-MCKB
A_DDR3_MCLKZ
B16
A-MCKB
A-MCKE
A_DDR3_MCLKE
L2
CS
K1
ODT
A-MODT
J3
E14
A-MRASB
AVDD_DDR0
A-MODT
RAS
A_DDR3_ODT
K3
B12
CAS
A-MCASB
A-MRASB
A_DDR3_RASZ
R1231
L3
A12
A-MWEB
10K
A-MCASB
WE
A_DDR3_CASZ
C12
A-MWEB
A_DDR3_WEZ
T2
A-MRESETB
F11
A-MRESETB
A_DDR3_RESET
F3
A-MDQSL
G3
B19
A-MDQSLB
A-MDQSL
A_DDR3_DQSL
C18
A-MDQSLB
A_DDR3_DQSLB
C7
A-MDQSU
B7
B18
A-MDQSUB
A-MDQSU
A_DDR3_DQSU
A18
A-MDQSUB
A_DDR3_DQSUB
E7
A-MDML
DML
D3
E15
DMU
A-MDMU
A-MDML
A_DDR3_DQML
A21
A-MDMU
A_DDR3_DQMU
E3
A-MDQL0
F7
D17
A-MDQL1
A-MDQL0
A_DDR3_DQL[0]
F2
G15
A-MDQL2
A-MDQL1
A_DDR3_DQL[1]
F8
B21
A-MDQL3
A-MDQL2
A_DDR3_DQL[2]
H3
F15
A-MDQL4
A-MDQL3
A_DDR3_DQL[3]
H8
B22
A-MDQL5
A-MDQL4
A_DDR3_DQL[4]
G2
F14
A-MDQL6
A-MDQL5
A_DDR3_DQL[5]
H7
A22
A-MDQL7
A-MDQL6
A_DDR3_DQL[6]
D15
A-MDQL7
A_DDR3_DQL[7]
D7
A-MDQU0
C3
G16
A-MDQU1
A-MDQU0
A_DDR3_DQU[0]
C8
B20
A-MDQU2
A-MDQU1
A_DDR3_DQU[1]
C2
F16
A-MDQU3
A-MDQU2
A_DDR3_DQU[2]
A7
C21
A-MDQU4
A-MDQU3
A_DDR3_DQU[3]
A2
E16
A-MDQU5
A-MDQU4
A_DDR3_DQU[4]
B8
A20
A-MDQU6
A-MDQU5
A_DDR3_DQU[5]
A3
D16
A-MDQU7
A-MDQU6
A_DDR3_DQU[6]
C20
A-MDQU7
A_DDR3_DQU[7]
DDR_1600_1G_NANYA
DDR_1600_2G_SS
DDR_1600_2G_SS
IC1202-*2
IC1201-*3
NT5CB64M16DP-DH
K4B2G1646E-BCK0
K4B2G1646E-BCK0
EAN61859501
EAN61859501
EAN61848802
M8
N3
M8
N3
M8
VREFCA
A0
VREFCA
A0
VREFCA
P7
P7
A1
A1
P3
P3
H1
N2
A2
H1
N2
A2
H1
VREFDQ
A3
VREFDQ
A3
VREFDQ
P8
P8
A4
A4
P2
P2
A5
A5
L8
R8
L8
R8
L8
ZQ
A6
ZQ
A6
ZQ
R2
R2
A7
A7
T8
T8
A8
A8
B2
R3
B2
R3
B2
VDD_1
A9
VDD_1
A9
VDD_1
D9
L7
D9
L7
D9
VDD_2
A10/AP
VDD_2
A10/AP
VDD_2
G7
R7
G7
R7
G7
VDD_3
A11
VDD_3
A11
VDD_3
K2
N7
K2
N7
K2
VDD_4
A12
VDD_4
A12/BC
VDD_4
K8
T3
K8
T3
K8
VDD_5
NC_6
VDD_5
A13
VDD_5
N1
N1
N1
VDD_6
VDD_6
VDD_6
N9
M7
N9
M7
N9
VDD_7
R1
NC_5
VDD_7
R1
NC_5
VDD_7
R1
VDD_8
VDD_8
VDD_8
R9
M2
R9
M2
R9
VDD_9
BA0
VDD_9
BA0
VDD_9
N8
N8
BA1
BA1
M3
M3
BA2
BA2
A1
A1
A1
VDDQ_1
VDDQ_1
VDDQ_1
A8
J7
A8
J7
A8
VDDQ_2
CK
VDDQ_2
CK
VDDQ_2
C1
K7
C1
K7
C1
VDDQ_3
CK
VDDQ_3
CK
VDDQ_3
C9
K9
C9
K9
C9
VDDQ_4
CKE
VDDQ_4
CKE
VDDQ_4
D2
D2
D2
VDDQ_5
VDDQ_5
VDDQ_5
E9
L2
E9
L2
E9
VDDQ_6
CS
VDDQ_6
CS
VDDQ_6
F1
K1
F1
K1
F1
VDDQ_7
ODT
VDDQ_7
ODT
VDDQ_7
H2
J3
H2
J3
H2
VDDQ_8
RAS
VDDQ_8
RAS
VDDQ_8
H9
K3
H9
K3
H9
VDDQ_9
L3
CAS
VDDQ_9
L3
CAS
VDDQ_9
WE
WE
J1
J1
J1
NC_1
NC_1
NC_1
J9
T2
J9
T2
J9
NC_2
RESET
NC_2
RESET
NC_2
L1
L1
L1
NC_3
NC_3
NC_3
L9
L9
L9
NC_4
NC_4
NC_4
T7
F3
T7
F3
T7
NC_7
DQSL
NC_7
DQSL
NC_6
G3
G3
DQSL
DQSL
A9
C7
A9
C7
A9
VSS_1
DQSU
VSS_1
DQSU
VSS_1
B3
B7
B3
B7
B3
VSS_2
DQSU
VSS_2
DQSU
VSS_2
E1
E1
E1
VSS_3
VSS_3
VSS_3
G8
E7
G8
E7
G8
VSS_4
DML
VSS_4
DML
VSS_4
J2
D3
J2
D3
J2
VSS_5
DMU
VSS_5
DMU
VSS_5
J8
J8
J8
VSS_6
VSS_6
VSS_6
M1
E3
M1
E3
M1
VSS_7
DQL0
VSS_7
DQL0
VSS_7
M9
F7
M9
F7
M9
VSS_8
DQL1
VSS_8
DQL1
VSS_8
P1
F2
P1
F2
P1
VSS_9
DQL2
VSS_9
DQL2
VSS_9
P9
F8
P9
F8
P9
VSS_10
DQL3
VSS_10
DQL3
VSS_10
T1
H3
T1
H3
T1
VSS_11
DQL4
VSS_11
DQL4
VSS_11
T9
H8
T9
H8
T9
VSS_12
DQL5
VSS_12
DQL5
VSS_12
G2
G2
DQL6
DQL6
H7
H7
DQL7
DQL7
B1
B1
B1
VSSQ_1
VSSQ_1
VSSQ_1
B9
D7
B9
D7
B9
VSSQ_2
DQU0
VSSQ_2
DQU0
VSSQ_2
D1
C3
D1
C3
D1
VSSQ_3
DQU1
VSSQ_3
DQU1
VSSQ_3
D8
C8
D8
C8
D8
VSSQ_4
DQU2
VSSQ_4
DQU2
VSSQ_4
E2
C2
E2
C2
E2
VSSQ_5
DQU3
VSSQ_5
DQU3
VSSQ_5
E8
A7
E8
A7
E8
VSSQ_6
DQU4
VSSQ_6
DQU4
VSSQ_6
F9
A2
F9
A2
F9
VSSQ_7
DQU5
VSSQ_7
DQU5
VSSQ_7
G1
B8
G1
B8
G1
VSSQ_8
DQU6
VSSQ_8
DQU6
VSSQ_8
G9
A3
G9
A3
G9
VSSQ_9
DQU7
VSSQ_9
DQU7
VSSQ_9
+1.5V_DDR
AVDD_DDR0
L1202
CIC21J501NE
OPT
IC101
MSD804KKX
SYMBOL.B
B23
B_DDR3_A[0]
B-MA0
D25
B_DDR3_A[1]
B-MA1
F22
B-MA2
B_DDR3_A[2]
G22
B_DDR3_A[3]
B-MA3
E24
B-MA4
B_DDR3_A[4]
F21
B_DDR3_A[5]
B-MA5
E23
B-MA6
B_DDR3_A[6]
D22
B_DDR3_A[7]
B-MA7
D24
B-MA8
B_DDR3_A[8]
D21
B_DDR3_A[9]
B-MA9
C24
B-MA10
B_DDR3_A[10]
C25
B_DDR3_A[11]
B-MA11
F23
B_DDR3_A[12]
B-MA12
E21
B_DDR3_A[13]
B-MA13
D23
B_DDR3_A[14]
B-MA14
B-MCK
G20
B-MBA0
B_DDR3_BA[0]
F24
2_DDR
C1240
B_DDR3_BA[1]
B-MBA1
F20
B-MBA2
B_DDR3_BA[2]
0.01uF
50V
G25
B-MCK
B_DDR3_MCLK
G23
B-MCKB
B_DDR3_MCLKZ
B-MCKB
F25
B_DDR3_MCLKE
B-MCKE
AVDD_DDR0
D20
B-MODT
B_DDR3_ODT
B25
B_DDR3_RASZ
B-MRASB
R1232
B24
B-MCASB
B_DDR3_CASZ
A24
B_DDR3_WEZ
B-MWEB
2_DDR
E20
B_DDR3_RESET
B-MRESETB
K24
B-MDQSL
B_DDR3_DQSL
K25
B_DDR3_DQSLB
B-MDQSLB
J21
B_DDR3_DQSU
B-MDQSU
J20
B_DDR3_DQSUB
B-MDQSUB
H24
B_DDR3_DQML
B-MDML
L20
B-MDMU
B_DDR3_DQMU
L23
B-MDQL0
B_DDR3_DQL[0]
J24
B_DDR3_DQL[1]
B-MDQL1
L24
B-MDQL2
B_DDR3_DQL[2]
J23
B_DDR3_DQL[3]
B-MDQL3
M24
B-MDQL4
B_DDR3_DQL[4]
H23
B_DDR3_DQL[5]
B-MDQL5
M23
B_DDR3_DQL[6]
B-MDQL6
K23
B_DDR3_DQL[7]
B-MDQL7
G21
B-MDQU0
B_DDR3_DQU[0]
L22
B_DDR3_DQU[1]
B-MDQU1
H22
B-MDQU2
B_DDR3_DQU[2]
K20
B_DDR3_DQU[3]
B-MDQU3
H20
B-MDQU4
B_DDR3_DQU[4]
L21
B_DDR3_DQU[5]
B-MDQU5
H21
B-MDQU6
B_DDR3_DQU[6]
K21
B_DDR3_DQU[7]
B-MDQU7
DDR_1600_2G_HYNIX
DDR_1600_2G_HYNIX
IC1202-*3
IC1201-*4
IC1202-*4
H5TQ2G63DFR-PBC
H5TQ2G63DFR-PBC
EAN61848802
EAN61829203
EAN61829203
N3
M8
N3
M8
N3
M8
A0
VREFCA
A0
VREFCA
A0
VREFCA
P7
P7
P7
A1
A1
A1
P3
P3
P3
N2
A2
H1
N2
A2
H1
N2
A2
H1
A3
VREFDQ
A3
VREFDQ
A3
VREFDQ
P8
P8
P8
A4
A4
A4
P2
P2
P2
A5
A5
A5
R8
L8
R8
L8
R8
L8
A6
ZQ
A6
ZQ
A6
ZQ
R2
R2
R2
A7
A7
A7
T8
T8
T8
A8
A8
A8
R3
B2
R3
B2
R3
B2
A9
VDD_1
A9
VDD_1
A9
VDD_1
L7
D9
L7
D9
L7
D9
A10/AP
VDD_2
A10/AP
VDD_2
A10/AP
VDD_2
R7
G7
R7
G7
R7
G7
A11
VDD_3
A11
VDD_3
A11
VDD_3
N7
K2
N7
K2
N7
K2
A12/BC
VDD_4
A12/BC
VDD_4
A12/BC
VDD_4
T3
K8
T3
K8
T3
K8
A13
VDD_5
A13
VDD_5
A13
VDD_5
N1
N1
N1
VDD_6
VDD_6
VDD_6
M7
N9
M7
N9
M7
N9
NC_5
VDD_7
R1
NC_5
VDD_7
R1
NC_5
VDD_7
R1
VDD_8
VDD_8
VDD_8
M2
R9
M2
R9
M2
R9
BA0
VDD_9
BA0
VDD_9
BA0
VDD_9
N8
N8
N8
BA1
BA1
BA1
M3
M3
M3
BA2
BA2
BA2
A1
A1
A1
VDDQ_1
VDDQ_1
VDDQ_1
J7
A8
J7
A8
J7
A8
CK
VDDQ_2
CK
VDDQ_2
CK
VDDQ_2
K7
C1
K7
C1
K7
C1
CK
VDDQ_3
CK
VDDQ_3
CK
VDDQ_3
K9
C9
K9
C9
K9
C9
CKE
VDDQ_4
CKE
VDDQ_4
CKE
VDDQ_4
D2
D2
D2
VDDQ_5
VDDQ_5
VDDQ_5
L2
E9
L2
E9
L2
E9
CS
VDDQ_6
CS
VDDQ_6
CS
VDDQ_6
K1
F1
K1
F1
K1
F1
ODT
VDDQ_7
ODT
VDDQ_7
ODT
VDDQ_7
J3
H2
J3
H2
J3
H2
RAS
VDDQ_8
RAS
VDDQ_8
RAS
VDDQ_8
K3
H9
K3
H9
K3
H9
L3
CAS
VDDQ_9
L3
CAS
VDDQ_9
L3
CAS
VDDQ_9
WE
WE
WE
J1
J1
J1
NC_1
NC_1
NC_1
T2
J9
T2
J9
T2
J9
RESET
NC_2
RESET
NC_2
RESET
NC_2
L1
L1
L1
NC_3
NC_3
NC_3
L9
L9
L9
NC_4
NC_4
NC_4
F3
T7
F3
T7
F3
T7
DQSL
NC_6
DQSL
NC_6
DQSL
NC_6
G3
G3
G3
DQSL
DQSL
DQSL
C7
A9
C7
A9
C7
A9
DQSU
VSS_1
DQSU
VSS_1
DQSU
VSS_1
B7
B3
B7
B3
B7
B3
DQSU
VSS_2
DQSU
VSS_2
DQSU
VSS_2
E1
E1
E1
VSS_3
VSS_3
VSS_3
E7
G8
E7
G8
E7
G8
DML
VSS_4
DML
VSS_4
DML
VSS_4
D3
J2
D3
J2
D3
J2
DMU
VSS_5
DMU
VSS_5
DMU
VSS_5
J8
J8
J8
VSS_6
VSS_6
VSS_6
E3
M1
E3
M1
E3
M1
DQL0
VSS_7
DQL0
VSS_7
DQL0
VSS_7
F7
M9
F7
M9
F7
M9
DQL1
VSS_8
DQL1
VSS_8
DQL1
VSS_8
F2
P1
F2
P1
F2
P1
DQL2
VSS_9
DQL2
VSS_9
DQL2
VSS_9
F8
P9
F8
P9
F8
P9
DQL3
VSS_10
DQL3
VSS_10
DQL3
VSS_10
H3
T1
H3
T1
H3
T1
DQL4
VSS_11
DQL4
VSS_11
DQL4
VSS_11
H8
T9
H8
T9
H8
T9
DQL5
VSS_12
DQL5
VSS_12
DQL5
VSS_12
G2
G2
G2
DQL6
DQL6
DQL6
H7
H7
H7
DQL7
DQL7
DQL7
B1
B1
B1
VSSQ_1
VSSQ_1
VSSQ_1
D7
B9
D7
B9
D7
B9
DQU0
VSSQ_2
DQU0
VSSQ_2
DQU0
VSSQ_2
C3
D1
C3
D1
C3
D1
DQU1
VSSQ_3
DQU1
VSSQ_3
DQU1
VSSQ_3
C8
D8
C8
D8
C8
D8
DQU2
VSSQ_4
DQU2
VSSQ_4
DQU2
VSSQ_4
C2
E2
C2
E2
C2
E2
DQU3
VSSQ_5
DQU3
VSSQ_5
DQU3
VSSQ_5
A7
E8
A7
E8
A7
E8
DQU4
VSSQ_6
DQU4
VSSQ_6
DQU4
VSSQ_6
A2
F9
A2
F9
A2
F9
DQU5
VSSQ_7
DQU5
VSSQ_7
DQU5
VSSQ_7
B8
G1
B8
G1
B8
G1
DQU6
VSSQ_8
DQU6
VSSQ_8
DQU6
VSSQ_8
A3
G9
A3
G9
A3
G9
DQU7
VSSQ_9
DQU7
VSSQ_9
DQU7
VSSQ_9
DDR_1600_1G_SS
IC1202
K4B1G1646G-BCK0
EAN61836301
N3
M8
B-MA0
A0
VREFCA
B-MVREFCA
P7
B-MA1
A1
P3
B-MA2
A2
N2
H1
B-MA3
A3
VREFDQ
B-MVREFDQ
P8
B-MA4
A4
P2
2_DDR
B-MA5
A5
R1226
R8
L8
B-MA6
A6
ZQ
R2
240
B-MA7
A7
T8
1%
AVDD_DDR0
B-MA8
A8
R3
B2
B-MA9
A9
VDD_1
L7
D9
C1227
10uF
10V
B-MA10
A10/AP
VDD_2
R7
G7
C1228
0.1uF
2_DDR
B-MA11
A11
VDD_3
C1229
0.1uF
N7
K2
2_DDR
B-MA12
A12/BC
VDD_4
T3
K8
C1230
0.1uF
2_DDR
B-MA13
A13
VDD_5
C1231
0.1uF
N1
2_DDR
VDD_6
M7
N9
C1232
0.1uF
2_DDR
NC_5
VDD_7
C1233
0.1uF
R1
2_DDR
VDD_8
M2
R9
C1234
0.1uF
2_DDR
B-MBA0
BA0
VDD_9
C1235
0.1uF
N8
2_DDR
B-MBA1
BA1
M3
2_DDR
C1236
0.1uF
B-MBA2
BA2
A1
VDDQ_1
J7
A8
CK
VDDQ_2
K7
C1
CK
VDDQ_3
K9
C9
B-MCKE
CKE
VDDQ_4
D2
VDDQ_5
L2
E9
CS
VDDQ_6
K1
F1
B-MODT
ODT
VDDQ_7
J3
H2
B-MRASB
RAS
VDDQ_8
K3
H9
B-MCASB
CAS
VDDQ_9
L3
B-MWEB
WE
J1
10K
NC_1
T2
J9
B-MRESETB
RESET
NC_2
L1
NC_3
L9
NC_4
F3
T7
B-MDQSL
B-MA14
DQSL
NC_6
G3
B-MDQSLB
DQSL
C7
A9
B-MDQSU
DQSU
VSS_1
B7
B3
B-MDQSUB
DQSU
VSS_2
E1
VSS_3
E7
G8
B-MDML
DML
VSS_4
D3
J2
B-MDMU
DMU
VSS_5
J8
VSS_6
E3
M1
B-MDQL0
DQL0
VSS_7
F7
M9
B-MDQL1
DQL1
VSS_8
F2
P1
B-MDQL2
DQL2
VSS_9
F8
P9
B-MDQL3
DQL3
VSS_10
H3
T1
B-MDQL4
DQL4
VSS_11
H8
T9
B-MDQL5
DQL5
VSS_12
G2
B-MDQL6
DQL6
H7
B-MDQL7
DQL7
B1
VSSQ_1
D7
B9
B-MDQU0
DQU0
VSSQ_2
C3
D1
B-MDQU1
DQU1
VSSQ_3
C8
D8
B-MDQU2
DQU2
VSSQ_4
C2
E2
B-MDQU3
DQU3
VSSQ_5
A7
E8
B-MDQU4
DQU4
VSSQ_6
A2
F9
B-MDQU5
DQU5
VSSQ_7
B8
G1
B-MDQU6
DQU6
VSSQ_8
A3
G9
B-MDQU7
DQU7
VSSQ_9
DDR_1600_2G_NANYA
DDR_1600_2G_NANYA
IC1201-*5
IC1202-*5
NT5CB128M16FP-DI
NT5CB128M16FP-DI
EAN61859702
EAN61859702
N3
M8
N3
M8
A0
VREFCA
A0
VREFCA
P7
P7
A1
A1
P3
P3
N2
A2
H1
N2
A2
H1
A3
VREFDQ
A3
VREFDQ
P8
P8
A4
A4
P2
P2
A5
A5
R8
L8
R8
L8
A6
ZQ
A6
ZQ
R2
R2
A7
A7
T8
T8
A8
A8
R3
B2
R3
B2
A9
VDD_1
A9
VDD_1
L7
D9
L7
D9
A10/AP
VDD_2
A10/AP
VDD_2
R7
G7
R7
G7
A11
VDD_3
A11
VDD_3
N7
K2
N7
K2
A12/BC
VDD_4
A12/BC
VDD_4
T3
K8
T3
K8
A13
VDD_5
A13
VDD_5
N1
N1
VDD_6
VDD_6
M7
N9
M7
N9
NC_6
VDD_7
R1
NC_6
VDD_7
R1
VDD_8
VDD_8
M2
R9
M2
R9
BA0
VDD_9
BA0
VDD_9
N8
N8
BA1
BA1
M3
M3
BA2
BA2
A1
A1
VDDQ_1
VDDQ_1
J7
A8
J7
A8
CK
VDDQ_2
CK
VDDQ_2
K7
C1
K7
C1
CK
VDDQ_3
CK
VDDQ_3
K9
C9
K9
C9
CKE
VDDQ_4
CKE
VDDQ_4
D2
D2
VDDQ_5
VDDQ_5
L2
E9
L2
E9
CS
VDDQ_6
CS
VDDQ_6
K1
F1
K1
F1
ODT
VDDQ_7
ODT
VDDQ_7
J3
H2
J3
H2
RAS
VDDQ_8
RAS
VDDQ_8
K3
H9
K3
H9
L3
CAS
VDDQ_9
L3
CAS
VDDQ_9
WE
WE
J1
J1
NC_1
NC_1
T2
J9
T2
J9
RESET
NC_2
RESET
NC_2
L1
L1
NC_3
NC_3
L9
L9
NC_4
NC_4
F3
T7
F3
T7
DQSL
NC_5
DQSL
NC_5
G3
G3
DQSL
DQSL
C7
A9
C7
A9
DQSU
VSS_1
DQSU
VSS_1
B7
B3
B7
B3
DQSU
VSS_2
DQSU
VSS_2
E1
E1
VSS_3
VSS_3
E7
G8
E7
G8
DML
VSS_4
DML
VSS_4
D3
J2
D3
J2
DMU
VSS_5
DMU
VSS_5
J8
J8
VSS_6
VSS_6
E3
M1
E3
M1
DQL0
VSS_7
DQL0
VSS_7
F7
M9
F7
M9
DQL1
VSS_8
DQL1
VSS_8
F2
P1
F2
P1
DQL2
VSS_9
DQL2
VSS_9
F8
P9
F8
P9
DQL3
VSS_10
DQL3
VSS_10
H3
T1
H3
T1
DQL4
VSS_11
DQL4
VSS_11
H8
T9
H8
T9
DQL5
VSS_12
DQL5
VSS_12
G2
G2
DQL6
DQL6
H7
H7
DQL7
DQL7
B1
B1
VSSQ_1
VSSQ_1
D7
B9
D7
B9
DQU0
VSSQ_2
DQU0
VSSQ_2
C3
D1
C3
D1
DQU1
VSSQ_3
DQU1
VSSQ_3
C8
D8
C8
D8
DQU2
VSSQ_4
DQU2
VSSQ_4
C2
E2
C2
E2
DQU3
VSSQ_5
DQU3
VSSQ_5
A7
E8
A7
E8
DQU4
VSSQ_6
DQU4
VSSQ_6
A2
F9
A2
F9
DQU5
VSSQ_7
DQU5
VSSQ_7
B8
G1
B8
G1
DQU6
VSSQ_8
DQU6
VSSQ_8
A3
G9
A3
G9
DQU7
VSSQ_9
DQU7
VSSQ_9
NC4_S7LRM
2012/07/16
M1_DDR (2DDR)
12
LGE Internal Use Only

Hide quick links:

Advertisement

loading

This manual is also suitable for:

50ln54-z55la643v55la643v-zb42la643v42la643v-zb42ln54 ... Show all