Sony DSLR-A300 Service Manual page 9

Hide thumbs Also See for DSLR-A300:
Table of Contents

Advertisement

1
2
3
A
VREF_4S
IMG_1.8V
B
X4S_SYS_CS
B6
MSYSCSx
A6
MSYSUWRx
X4S_SYS_LWR
C6
C
MSYSLWRx
X4S_SYS_RD
A5
MSYSRDx
B5
MSYSXCS0x
A4
MSYSXCS1x
VTN_16.0V_PWR_ON
AD22 MSYSXWRx
VTN_-7.5V_PWR_ON
AE21
MSYSXRDx
A3
MSYSXREQ0
AF22 MSYSXREQ1
D
C5
MSYSXACK0
W23 MSYSXACK1
B12
MSYSA0
4S_SYS_A[01]
A11
MSYSA1
4S_SYS_A[02]
C13
MSYSA2
4S_SYS_A[03]
D11
MSYSA3
4S_SYS_A[04]
D12
MSYSA4
4S_SYS_A[05]
B11
MSYSA5
4S_SYS_A[06]
A10
MSYSA6
4S_SYS_A[07]
C12
MSYSA7
E
4S_SYS_A[08]
C11
MSYSA8
4S_SYS_A[09]
B10
MSYSA9
4S_SYS_A[10]
A9
MSYSA10
4S_SYS_A[11]
C10
MSYSA11
4S_SYS_A[12]
C9
MSYSA12
4S_SYS_A[13]
B9
MSYSA13
4S_SYS_A[14]
D10
MSYSA14
4S_SYS_A[15]
A8
MSYSA15
4S_SYS_A[16]
D9
MSYSA16
4S_SYS_A[17]
C8
MSYSA17
4S_SYS_A[18]
B8
MSYSA18
4S_SYS_A[19]
A7
MSYSA19
4S_SYS_A[20]
F
D7
MSYSA20
4S_SYS_A[21]
C7
MSYSA21
4S_SYS_A[22]
C23
MSYSA22
A23
MSYSA23
4S_SYS_D[00]
C17
MSYSD0
4S_SYS_D[01]
B16
MSYSD1
4S_SYS_D[02]
A15
MSYSD2
4S_SYS_D[03]
D17
MSYSD3
4S_SYS_D[04]
C16
MSYSD4
4S_SYS_D[05]
A14
MSYSD5
4S_SYS_D[06]
B15
MSYSD6
4S_SYS_D[07]
D16
G
MSYSD7
4S_SYS_D[08]
A13
MSYSD8
4S_SYS_D[09]
B14
MSYSD9
4S_SYS_D[10]
C15
MSYSD10
4S_SYS_D[11]
D14
MSYSD11
4S_SYS_D[12]
A12
MSYSD12
4S_SYS_D[13]
B13
NSYSD13
4S_SYS_D[14]
D13
MSYSD14
4S_SYS_D[15]
C14
MSYSD15
4S_SYS_A[01-22]
4S_SYS_D[00-15]
H
I
J
K
REG_GND
L
05
DSLR-A300_L3
4
5
6
7
VREF_4S
IMG_1.8V
IC2001
MA07170
IMAGE PROCESSOR(3/4)
4S_DDR2_CLK
MCLK
V26
R2005 XX
X4S_DDR2_CLK
MCLKx
U26
R2006 XX
MCKE
4S_DDR2_CKE
U24
R2007 XX
X4S_DDR2_CS
MDRAMCSx
W25
R2008 XX
MRASx
X4S_DDR2_RAS
V25
R2009 XX
MCASx
X4S_DDR2_CAS
V24
R2010 XX
X4S_DDR2_WE
MWEx
W26
R2011 XX
MDQS0
4S_DDR2_DQS0
AC26
R2001
XX
X4S_DDR2_DQS0
MDQS0x
AB26
4S_DDR2_DQS1
MDQS1
AA26
R2002
MDQS1x
XX
X4S_DDR2_DQS1
Y26
4S_DDR2_DQS2
MDQS2
N26
R2003
XX
X4S_DDR2_DQS2
MDQS2x
M26
MDQS3
4S_DDR2_DQS3
L26
R2004
MDQS3x
XX
X4S_DDR2_DQS3
K26
4S_DDR2_DQM0
MDQM0
AA24
R2012 XX
MDQM1
4S_DDR2_DQM1
Y25
R2013 XX
MDQM2
4S_DDR2_DQM2
K24
R2014 XX
4S_DDR2_DQM3
MDQM3
K23
R2015 XX
RB2001
XX
MA0
4S_DDR2_A[00]
1
2
4S_DDR2_A[00]
T25
3
4
4S_DDR2_A[04]
4S_DDR2_A[01]
5
6
4S_DDR2_A[02]
MA1
T26
7
8
4S_DDR2_A[01]
4S_DDR2_A[02]
MA2
R24
MA3
4S_DDR2_A[03]
RB2002
R25
XX
MA4
4S_DDR2_A[04]
1
2
4S_DDR2_A[10]
R26
3
4
4S_DDR2_A[09]
4S_DDR2_A[05]
5
6
4S_DDR2_A[05]
MA5
R23
7
8
4S_DDR2_A[03]
4S_DDR2_A[06]
MA6
P25
MA7
4S_DDR2_A[07]
RB2003
P24
XX
4S_DDR2_A[08]
1
2
4S_DDR2_A[08]
MA8
IMG_1.8V
N24
3
4
4S_DDR2_A[12]
4S_DDR2_A[09]
5
6
4S_DDR2_A[07]
MA9
N25
7
8
4S_DDR2_A[06]
MA10
4S_DDR2_A[10]
M24
4S_DDR2_A[11]
MA11
M25
4S_DDR2_A[12]
R2027
MA12
L24
XX
MA13 L25
MA14
L23
4S_DDR2_BA2
MA15
K25
R2099 XX
MBA0 T24
4S_DDR2_BA0
R2029 XX
4S_DDR2_BA1
MBA1
U25
R2030 XX
MD0 AD25
4S_DDR2_D[00]
MD1
4S_DDR2_D[01]
AE23
4S_DDR2_D[02]
MD2
AE22
MD3
4S_DDR2_D[03]
AF24
MD4
4S_DDR2_D[04]
AE24
4S_DDR2_D[05]
MD5 AF25
4S_DDR2_D[06]
MD6
AE25
MD7 AD24
4S_DDR2_D[07]
4S_DDR2_D[08]
MD8
AE26
4S_DDR2_D[09]
MD9
AC25
MD10
4S_DDR2_D[10]
Y23
MD11
4S_DDR2_D[11]
AD26
4S_DDR2_D[12]
MD12
AB24
MD13
4S_DDR2_D[13]
Y24
MD14
4S_DDR2_D[14]
W24
4S_DDR2_D[15]
MD15 AA25
4S_DDR2_D[16]
MD16 J25
MD17 J24
4S_DDR2_D[17]
4S_DDR2_D[18]
MD18 H25
4S_DDR2_D[19]
MD19
H24
MD20
4S_DDR2_D[20]
H26
MD21
4S_DDR2_D[21]
G24
4S_DDR2_D[22]
MD22
G25
MD23
4S_DDR2_D[23]
G26
MD24
4S_DDR2_D[24]
F24
4S_DDR2_D[25]
MD25 F25
4S_DDR2_D[26]
MD26 F26
MD27 E24
4S_DDR2_D[27]
4S_DDR2_D[28]
MD28 E25
4S_DDR2_D[29]
MD29
E26
MD30
4S_DDR2_D[30]
D25
MD31
4S_DDR2_D[31]
D26
8
9
10
R2031
1k
±0.5%
R2032
1k
±0.5%
C2002
1u
B
10V
1608
4S_DDR2_D[16]
RB2008
4S_DDR2_D[17]
XX
4S_DDR2_D[16]
1
2
4S_DDR2_D[18]
4S_DDR2_D[23]
3
4
4S_DDR2_D[24]
5
6
4S_DDR2_D[19]
4S_DDR2_D[26]
7
8
4S_DDR2_D[20]
RB2007
4S_DDR2_D[21]
XX
4S_DDR2_D[27]
1
2
4S_DDR2_D[22]
3
4
4S_DDR2_D[28]
5
6
4S_DDR2_D[23]
4S_DDR2_D[22]
4S_DDR2_D[17]
7
8
4S_DDR2_D[24]
RB2006
4S_DDR2_D[25]
XX
4S_DDR2_D[25]
1
2
4S_DDR2_D[26]
4S_DDR2_D[30]
4
3
4S_DDR2_D[19]
5
6
4S_DDR2_D[27]
4S_DDR2_D[20]
7
8
4S_DDR2_D[28]
4S_DDR2_D[29]
RB2005
XX
4S_DDR2_D[18]
4S_DDR2_D[30]
1
2
4S_DDR2_D[21]
3
4
4S_DDR2_D[31]
5
6
4S_DDR2_D[31]
4S_DDR2_D[29]
7
8
DQS3
RB2004
XDQS3
47
X4S_DDR2_DQS3
1
2
XDQS3
4S_DDR2_DQS3
3
4
DQS3
DQS2
X4S_DDR2_DQS2
5
6
XDQS2
4S_DDR2_DQS2
7
8
DQS2
XDQS2
4S_DDR2_CKE
4S_DDR2_D[00]
RB2013
4S_DDR2_D[01]
XX
4S_DDR2_D[13]
1
2
4S_DDR2_D[02]
4S_DDR2_D[15]
3
4
5
6
4S_DDR2_D[03]
4S_DDR2_D[07]
4S_DDR2_D[05]
7
8
4S_DDR2_D[04]
RB2012
4S_DDR2_D[05]
XX
4S_DDR2_D[09]
1
2
4S_DDR2_D[06]
4S_DDR2_D[11]
4
3
4S_DDR2_D[03]
5
6
4S_DDR2_D[07]
4S_DDR2_D[04]
7
8
4S_DDR2_D[08]
4S_DDR2_D[09]
RB2011
XX
4S_DDR2_D[10]
4S_DDR2_D[12]
1
2
4S_DDR2_D[14]
3
4
4S_DDR2_D[06]
5
6
4S_DDR2_D[11]
4S_DDR2_D[01]
7
8
4S_DDR2_D[12]
4S_DDR2_D[13]
RB2010
XX
4S_DDR2_D[10]
1
2
4S_DDR2_D[14]
4S_DDR2_D[08]
3
4
4S_DDR2_D[00]
5
6
4S_DDR2_D[15]
4S_DDR2_D[02]
7
8
DQS1
RB2009
47
XDQS1
X4S_DDR2_DQS1
1
2
XDQS1
4S_DDR2_DQS1
3
4
DQS1
DQS0
X4S_DDR2_DQS0
5
6
XDQS0
4S_DDR2_DQS0
7
8
DQS0
XDQS0
4S_DDR2_CKE
4-9
11
12
13
14
R2097
10k
K9
L8
K3
L7 K7
L1
L3
L2
R2
P7
M2
P3
P8
P2
N7
N3
N8
N2
M7
M3
M8
NC
DQ0
NC
IC2002
DQ1
HYB18TC512160BF-3.7
NC
512M SDRAM
DQ2
NC
DQ3
NC
DQ4
VSS
DQ5
VSS
DQ6
VSS
DQ7
VSS
DQ8
VSS
DQ9
VSSDL
DQ10
VDD
C2025
DQ11
XX
VDD
C2027
B
0.1u
DQ12
C2029
VDD
DQ13
XX
C2031
VDD
B
DQ14
0.1u
VDD
C2033
B
DQ15
XX
C2035
B
VDDL
0.1u
UDQS
VSSQ
UDQS
VSSQ
LDQS
VSSQ
LDQS
VSSQ
CKE
J8 K8
B3
F3
J2
E9 G1 G3 G7 G9
A9 C1 C3 C7 C9
E7 F2 F8 H2 H8
A7
R2042
220
CL2001
CL2002
R2098 10k
K9
L8
K3
L7 K7
L1
L3
L2
R2
P7
M2
P3
P8
P2
N7
N3
N8
N2
M7
M3
M8
NC
DQ0
NC
DQ1
NC
DQ2
NC
IC2003
DQ3
HYB18TC512160BF-3.7
NC
512M SDRAM
DQ4
VSS
DQ5
VSS
DQ6
VSS
DQ7
VSS
DQ8
VSS
DQ9
VSSDL
DQ10
C2026
VDD
B
DQ11
0.1u
C2028
VDD
XX
DQ12
C2030
B
VDD
DQ13
0.1u
C2032
VDD
DQ14
XX
VDD
C2034
B
0.1u
DQ15
C2036
VDDL
UDQS
XX
VSSQ
UDQS
VSSQ
LDQS
VSSQ
LDQS
VSSQ
CKE
J8 K8
B3
F3
J2
E9 G1 G3 G7 G9
A9 C1 C3 C7 C9
E7 F2 F8 H2 H8
A7
CL2003 CL2004
15
16
A
B
C
D
E
F
G
H
I
J
K
AM-013 BOARD (3/19)
IMAGE PROCESSOR, SDRAM
L
XX MARK:NO MOUNT
AM-013 (3/19)

Advertisement

Table of Contents
loading

Table of Contents