Ddr4 Cha So-Dimm_0 - Clevo NP70HP Service Manual

Table of Contents

Advertisement

DDR4 CHA SO-DIMM_0

5
Channel A SO-DIMM 0[RAM1]
PLACE THE CAP CLOSE TO SODIMM
DDR_VREFCA_CHA_DIMM
C631
D
*0.1u_10V_X7R_04
DDR
VDDQ
C
VTT_MEM
2.5V
9,40
9,40
C633
C616
C618
C592
C594
10u_6.3V_X5R_06
DDR
DDR
DDR
10u_6.3V_X5R_06
1u_6.3V_X5R_02
DDR
DDR
Rubband
2019/12/27
B
VDDQ 10uF x 6
VDDQ 1uF x 5
Rubband
2019/12/27
VDDQ
C598
C626
C596
C625
C597
*10u_6.3V_X5R_06
10u_6.3V_X5R_06
10u_6.3V_X5R_06
*10u_6.3V_X5R_06
10u_6.3V_X5R_06
DDR
DDR
DDR
DDR
DDR
VDDQ
A
C629
C599
C627
C600
C601
1u_6.3V_X5R_02
1u_6.3V_X5R_02
1u_6.3V_X5R_02
1u_6.3V_X5R_02
1u_6.3V_X5R_02
DDR
DDR
DDR
DDR
DDR
5
4
3
J_DIMMA_1A
137
8
M_A_DQ3
3
M_A_CLK_DDR0
CK0_T
DQ0
139
7
M_A_DQ0
3
M_A_CLK_DDR#0
CK0_C
DQ1
138
20
M_A_DQ4
3
M_A_CLK_DDR1
CK1_T
DQ2
M_A_DQ7
140
21
3
M_A_CLK_DDR#1
CK1_C
DQ3
4
M_A_DQ2
DQ4
109
3
M_A_DQ1
3
M_A_CKE0
CKE0
DQ5
110
16
M_A_DQ6
3
M_A_CKE1
CKE1
DQ6
M_A_DQ5
17
DQ7
149
28
M_A_DQ11
3
M_A_CS#0
S0*
DQ8
157
29
M_A_DQ9
3
M_A_CS#1
S1*
DQ9
41
M_A_DQ12
DQ10
M_A_DQ15
155
42
3
M_A_ODT0
ODT0
DQ11
161
24
M_A_DQ8
3
M_A_ODT1
ODT1
DQ12
25
M_A_DQ10
DQ13
115
38
M_A_DQ14
3
M_A_BG0
BG0
DQ14
M_A_DQ13
113
37
3
M_A_BG1
BG1
DQ15
M_A_DQ19
150
50
3
M_A_BA0
BA0
DQ16
145
49
M_A_DQ18
3
M_A_BA1
BA1
DQ17
62
M_A_DQ21
DQ18
M_A_DQ20
144
63
3
M_A_A0
A0
DQ19
M_A_DQ17
133
46
3
M_A_A1
A1
DQ20
132
45
M_A_DQ16
3
M_A_A2
A2
DQ21
131
58
M_A_DQ22
3
M_A_A3
A3
DQ22
128
59
M_A_DQ23
3
M_A_A4
A4
DQ23
M_A_DQ25
126
70
3
M_A_A5
A5
DQ24
127
71
M_A_DQ26
3
M_A_A6
A6
DQ25
122
83
M_A_DQ31
3
M_A_A7
A7
DQ26
125
84
M_A_DQ28
3
M_A_A8
A8
DQ27
M_A_DQ24
121
66
3
M_A_A9
A9
DQ28
146
67
M_A_DQ27
3
M_A_A10
A10_AP
DQ29
120
79
M_A_DQ30
3
M_A_A11
A11
DQ30
119
80
M_A_DQ29
3
M_A_A12
A12
DQ31
M_A_DQ39
158
174
3
M_A_A13
A13
DQ32
151
173
M_A_DQ32
3
M_A_W E#
A14_WE*
DQ33
156
187
M_A_DQ33
3
M_A_CAS#
A15_CAS*
DQ34
152
186
M_A_DQ36
3
M_A_RAS#
A16_RAS*
DQ35
M_A_DQ35
R235
170
DQ36
169
M_A_DQ34
240_1%_04
DQ37
114
183
M_A_DQ37
3
M_A_ACT#
ACT*
DQ38
DDR
182
M_A_DQ38
DQ39
M_A_DQ40
143
195
3
DDR0_A_PARITY
PARITY
DQ40
116
194
M_A_DQ42
3
DDR0_A_ALERT#
ALERT*
DQ41
DIMM0_CHA_EVENT#
134
207
M_A_DQ47
EVENT*
DQ42
108
208
M_A_DQ44
9,34
DDR4_DRAMRST#
RESET*
DQ43
M_A_DQ41
191
DQ44
DDR_VREFCA_CHA_DIMM
164
190
M_A_DQ43
VREFCA
DQ45
203
M_A_DQ45
DQ46
254
204
M_A_DQ46
SMB_DATA_MAIN_DDR4
SDA
DQ47
M_A_DQ50
253
216
SMB_CLK_MAIN_DDR4
SCL
DQ48
215
M_A_DQ48
000
DQ49
166
228
M_A_DQ52
SA2
DQ50
260
229
M_A_DQ49
SA1
DQ51
M_A_DQ51
256
211
SA0
DQ52
M_A_DQ53
212
DQ53
224
M_A_DQ55
CHA_DIMM0=000
DQ54
225
M_A_DQ54
DQ55
M_A_DQ56
92
237
CHA_DIMM1=001
CB0_NC
DQ56
M_A_DQ63
91
236
CB1_NC
DQ57
CHB_DIMM0=010
101
249
M_A_DQ61
CB2_NC
DQ58
105
250
M_A_DQ60
CHB_DIMM1=011
CB3_NC
DQ59
88
232
M_A_DQ59
CB4_NC
DQ60
M_A_DQ58
87
233
CB5_NC
DQ61
100
245
M_A_DQ57
CB6_NC
DQ62
104
246
M_A_DQ62
CB7_NC
DQ63
M_A_DQS0
12
13
VDDQ
DM0*/DBI0*
DQS0_T
33
34
M_A_DQS1
DM1*/DBI1*
DQS1_T
54
55
M_A_DQS2
DM2*/DBI2*
DQS2_T
75
76
M_A_DQS3
DM3*/DBI3*
DQS3_T
M_A_DQS4
178
179
DM4*/DBI4*
DQS4_T
199
200
M_A_DQS5
DM5*/DBI5*
DQS5_T
220
221
M_A_DQS6
DM6*/DBI6*
DQS6_T
241
242
M_A_DQS7
DM7*/DBI7*
DQS7_T
96
97
DM8*/DBI8*
DQS8_T
11
M_A_DQS#0
DQS0_C
32
M_A_DQS#1
DQS1_C
M_A_DQS#2
53
DQS2_C
74
M_A_DQS#3
DQS3_C
177
M_A_DQS#4
DQS4_C
198
M_A_DQS#5
DQS5_C
M_A_DQS#6
219
DQS6_C
240
M_A_DQS#7
DQS7_C
95
DQS8_C
C595
C624
162
S2*/C0
165
S3*/C1
10u_6.3V_X5R_06
10u_6.3V_X5R_06
DDR
DDR
D4AR0-26001-1P40
DDR
C628
*1u_6.3V_X5R_02
DDR
Rubband
2019/12/27
5,9,34,57
9,22,25,28,29,31,32,33,35,36,40,42,44,45,46,48,49,50,51,52,54,57,58,66
4
3
2
VTT_MEM
VDDQ
J_DIMMA_1B
163
258
M_A_DQ[63:0]
3
VDD19
VTT
160
VDD18
159
VDD17
154
259
VDD16
VPP2
153
257
VDD15
VPP1
148
VDD14
147
VDD13
142
VDD12
141
VDD11
136
255
VDD10
VDDSPD
135
VDD9
130
VDD8
129
VDD7
124
VDD6
123
VDD5
118
VDD4
117
VDD3
112
VDD2
111
VDD1
GND1
MT1
GND2
MT2
251
252
VSS
VSS
247
248
VSS
VSS
243
244
VSS
VSS
239
238
VSS
VSS
235
234
VSS
VSS
231
230
VSS
VSS
Layout Swap
227
226
VSS
VSS
223
222
VSS
VSS
217
218
VSS
VSS
213
214
VSS
VSS
209
210
VSS
VSS
205
206
VSS
VSS
201
202
VSS
VSS
197
196
VSS
VSS
193
192
VSS
VSS
189
188
VSS
VSS
185
184
VSS
VSS
181
180
VSS
VSS
175
176
VSS
VSS
171
172
VSS
VSS
167
168
VSS
VSS
107
106
VSS
VSS
103
102
VSS
VSS
99
98
VSS
VSS
93
94
VSS
VSS
89
90
VSS
VSS
85
86
VSS
VSS
81
82
VSS
VSS
77
78
VSS
VSS
73
72
VSS
VSS
69
68
VSS
VSS
65
64
VSS
VSS
61
60
VSS
VSS
57
56
VSS
VSS
51
52
VSS
VSS
47
48
VSS
VSS
43
44
VSS
VSS
39
40
VSS
VSS
35
36
VSS
VSS
31
30
VSS
VSS
27
26
VSS
VSS
23
22
VSS
VSS
19
18
M_A_DQS[3:0]
3
VSS
VSS
15
14
VSS
VSS
9
10
VSS
VSS
5
6
VSS
VSS
1
2
M_A_DQS[7:4]
3
VSS
VSS
D4AR0-26001-1P40
DDR
M_A_DQS#[3:0]
3
VDDQ
M_A_DQS#[7:4]
3
R238
DIMM
1K_1%_04
DDR
DDR_VREFCA_CHA_DIMM
R239
C632
1K_1%_04
*0.1u_10V_X7R_04
DDR
DDR
R237
2_1%_04
3
DIMM_CA_CPU_VREF_A
DDR
C630
0.022u_25V_X7R_04
DDR
R236
Title
Title
Title
[08] DDR4 CHA SO-DIMM_0
[08] DDR4 CHA SO-DIMM_0
[08] DDR4 CHA SO-DIMM_0
VDDQ
24.9_1%_04
9,57
VTT_MEM
DDR
9,57
2.5V
Size
Size
Size
Document Number
Document Number
Document Number
3.3VS
6-71-NP5H0-D02
6-71-NP5H0-D02
6-71-NP5H0-D02
A3
A3
A3
TGL-H+GN20-E3
TGL-H+GN20-E3
TGL-H+GN20-E3
Date:
Date:
Date:
Thursday, April 08, 2021
Thursday, April 08, 2021
Thursday, April 08, 2021
2
Schematic Diagrams
1
2.5V
3.3VS
D
C588
C589
0.1u_10V_X7R_04
2.2u_6.3V_X5R_04
DDR
DDR
PLACE NEAR TO PIN
Sheet 8 of 69
DDR4 CHA SO-
DIMM_0
C
B
A
Rev
Rev
Rev
D02
D02
D02
Sheet
Sheet
Sheet
8
8
8
of
of
of
71
71
71
1
DDR4 CHA SO-DIMM_0 B - 9

Advertisement

Table of Contents
loading

Table of Contents