Table 3-6. VMEchip2 Memory Map (Continued)
(Sheet 4 of 4)
VMEchip2 GCSR Base Address = $FFF40100
L
V
D15
D14
D13
D12
D11
D10
D9
0
0
CHIP REVISION
4
2
LM3
LM2
LM1
LM0
SIG3
SIG2
SIG1
8
4
GENERAL PURPOSE CONTROL AND STATUS REGISTER 0
C
6
GENERAL PURPOSE CONTROL AND STATUS REGISTER 1
10
8
GENERAL PURPOSE CONTROL AND STATUS REGISTER 2
14
A
GENERAL PURPOSE CONTROL AND STATUS REGISTER 3
18
C
GENERAL PURPOSE CONTROL AND STATUS REGISTER 4
1C
E
GENERAL PURPOSE CONTROL AND STATUS REGISTER 5
D15
D14
D13
D12
D11
D10
D9
NOTES:
L = Local Bus Offset.
V = VMEbus Offset.
D8
D7
D6
D5
D4
D3
D2
D1
CHIP ID
SYS
SIG0
RST
ISF
BF
SCON
FL
D8
D7
D6
D5
D4
D3
D2
D1
D0
D0