Mpeg Board: Processor - Philips DVD640 Service Manual

Dvd-video player
Hide thumbs Also See for DVD640:
Table of Contents

Advertisement

MPEG Board: Processor

1
2
3
MPEG PROCESSOR
A
*
For Dev Evaluation
From Emul
LA(21)
4
3
4110
LCS2
2
RESET
1
4102
LA(18)
1151
B
+5VD
VCC_3V3
1150
1
HRST
2100
2
7100
3100
220n
3
HD(15)
Am29LV160B
37
47R
VCC
3101
HD(0)
4
25
29
LA(1)
A0
DQ0
47R
C
5
3102
HD(14)
24
31
LA(2)
A1
DQ1
47R
3103
6
HD(1)
23
33
LA(3)
A2
DQ2
47R
3104
HD(13)
7
22
35
LA(4)
A3
DQ3
47R
3105
HD(2)
8
21
38
LA(5)
A4
DQ4
47R
3106
HD(12)
9
20
40
LA(6)
A5
DQ5
47R
10
3107
HD(3)
19
42
LA(7)
A6
DQ6
47R
3108
11
HD(11)
18
44
LA(8)
A7
DQ7
47R
D
3109
HD(4)
12
8
30
LA(9)
A8
DQ8
47R
3110
HD(10)
13
7
32
LA(10)
A9
DQ9
47R
3111
14
HD(5)
6
34
LA(11)
A10
DQ10
47R
3112
15
HD(9)
5
36
LA(12)
A11
DQ11
47R
3113
16
HD(6)
4
39
LA(13)
A12
DQ12
47R
3114
HD(8)
17
3
41
LA(14)
A13
DQ13
47R
18
3115
HD(7)
2
43
LA(15)
A14
DQ14
47R
E
19
1
45
LA(16)
A15
DQ15|A-1
3173
+5VD
20
48
LA(17)
A16
15
47R
RY|BY_
21
17
LA(18)
A17
22
16
LA(19)
A18
23
HWR
9
LA(20)
A19
47R
3116
24
10
NC2
26
ROM_CE
HRD
CE_
25
13
NC3
28
47R 3117
ROM_OE
F
OE_
26
14
NC4
11
ROM_WE
HIORDY
WE_
27
12
47R
3118
RESET
RESET_
28
47
4K7
3119
+5VD
BYTE_
29
VSS1
VSS2
4K7 3120
30
27
46
31
3121
HIRQ
47R
XIN
3122
32
HIOCS16
47R
3123
G
33
HA(1)
47R
34
2150
47p
3124
HA(0)
35
47R
36
3125
HA(2)
47R
3126
37
HCS1
47R
3127
HCS3
38
47R
39
H
VCC_3V3_V
40
1149
1148
5
IR
5
4
4
3
3
VFD_CS
VFD_CLK
2
2
VCC_2V5_V
I
1
1
VFD_DATA
+5VD
1
2
3
Electrical Diagrams
DVD640 /xx1
7.
4
5
6
7
LD(0)
1
VC33_1
LA(4)
2
LA4
LD(1)
LA(5)
3
LA5
LA(6)
4
LA6
LD(2)
5
LA(7)
LA7
LA(8)
6
LA8
LD(3)
7
LA(9)
LA9
8
VSS_1
LD(4)
9
VC25_1
10
LA(10)
LA10
LD(5)
LA(11)
11
LA11
LA(12)
12
LA12
LD(6)
LA(13)
13
LA13
LA(14)
14
LA14
LD(7)
15
LA(15)
LA15
16
LA(16)
LA16
LD(8)
17
VSS_2
18
VC33_2
LD(9)
LA(17)
19
LA17
LA(0)
LA(18)
20
LA18
LD(10)
LA(19)
21
LA19
LA(20)
22
LA20
LD(11)
LA(21)
23
LA21
RESET
24
RESET#
OPEN
LD(12)
25
TDMX|RSEL
26
3130
VSS_3
LD(13)
27
VC33_3
28
+5VD
TDMDR
LD(14)
29
TDMCLK
30
3131
4K7
TDMFS
31
TDMSC#
PCM_LRCLK
32
TWS
33
PCM_LRCLK
PCM_DATA0
TSD0|SEL_PLL0
4K7
34
VSS_4
35
+5VD
3132
VC25_2
36
TSD1|SEL_PLL2
37
SPDIF
TSD2
38
TSD3
PCM_CLK
39
MCLK
PCM_BCK
40
TBCK
41
SPDIF
SPDIF|SEL_PLL3
42
NC
43
VSS_5
44
VC25_3
45
RSD
PCM_DATA0
PCM_LRCLK
46
RWS
PCM_BCK
47
RBCK
2142
150p
48
APLLCAP
49
XIN
50
XOUT
51
AVCC|PLL
52
AVSS|PLL
+5VD
3144
33R
3141
1M
1152
HC-49/U
27M
VCC_3V3
VCC_3V3
FOR DRAM
4
5
6
7
27
8
9
10
VCC_2V5
VCC_3V3
VCC_2V5_V
VCC_3V3_V
4104
+5VD
HA(2)
7101
ESS4428
156
VSS_17
155
HA(1)
HA1|EAUX4_3
154
HA(0)
HA0|EAUX4_2
153
HCS3
HCS3FX#|EAUX3_6
152
HCS1
HCS1FX#|EAUX3_7
151
HIOCS16
HIOCS16#|EAUX3_4
150
HRD#|DCI_ACK#
149
HWR#|DCI_CLK#
148
VC33_11
147
VSS_16
146
HIORDY
HIORDY|EAUX3_3
145
HRST
HRST#|EAUX3_5
144
HIRQ|DCI_ERR#
4106
143
SCART1
HRDQ#|EAUX4_0
142
4107
SCART0
HWRQ#|DCI_REQ#
141
HD(15)
HD15|EAUX2_7
140
HD(14)
HD14|EAUX2_6
139
VC25_6
138
VSS_15
137
HD(13)
HD13|EAUX2_5
136
HD(12)
HD12|EAUX2_4
135
HD(11)
HD11|EAUX2_3
134
HD(10)
HD10|EAUX2_2
133
HD(9)
HD9|EAUX2_1
132
HD(8)
HD8|DCI_FDS
131
HD(7)
HD7|DC7
130
VC33_10
129
VSS_14
128
HD(6)
HD6|DC6
127
HD(5)
HD5|DC5
126
HD(4)
HD4|DC4
125
HD(3)
HD3|DC3
124
HD(2)
HD2|DC2
123
HD(1)
HD1|DC1
122
HD(0)
HD0|DC0
121
VC25_5
120
VSS_13
119
HSYNC
2002-03-01
HSYNC#|CAMYUV7
118
VSYNC
VSYNC#|CAMYUV6
117
PCLKCLK
PCLKQSCN|CAMYUV5
116
PCLKCLK
PCLK2XSCN|CAMYUV4
115
YUV(7)
YUV_7|CAMYUV3
114
YUV(6)
YUV_6|YDAC
113
YUV(5)
YUV_5|YDAC
112
AVSS|VDAC
111
AVCC|VDAC
110
YUV(4)
YUV_4|RSET
109
YUV(3)
YUV_3|COMP
108
YUV(2)
YUV_2|CDAC
107
YUV(1)
YUV_1|VREF
106
YUV(0)
YUV_0|CAMYUV2
105
CLK_27M
DCLK
8
9
10
11
12
13
14
+5VD
7103
2130
M24C01
8
220n
1
VCC
E0
2
E1
3
5
E2
SDA
6
SCL
SCL
7
WC_
VSS
4
SDA
+5VD
DAC_CS
2138
100n
3145
CLK_27M
33R
7104
74HCU04D
14
VCC
1A
1Y
2
1
2A
2Y
3
4
3146
3A
3Y
5
XIN
6
33R
4A
8
4Y
9
5A
5Y
10
11
HRD
HWR
6Y
6A
12
13
GND
3147
VIDEO_CLK
7
HIRQ
3150
33R
1M
1153
3148
PCLKCLK
HC-49/U
33R
27M
VCC_3V3
7102
MT48LC4M16A2TG
1
1 4 27
3
9
43 49
VDD
VDDQ
37
CKE
BANK0
CKE
DQML 15
CTRL
ROW-
38 CLK
CLK
LOGIC
ADDR
DQMH 39
LATCH &
19
CS_
CS0
DECODER
16
WE_
WE
17
CAS_
DQ0 2
CAS
BANK0
MEMORY
18
RAS_
DQ1 4
RAS0
ARRAY
(4,096x256x16)
DQ2 5
MODE REG
20
BA0
SENSE AMPLIFIERS
DQ3 7
BANK0
ROW
DQML
DQMH
21
BA1
ADDR
DQ4 8
BANK1
MUX
23 A0
DQ5 10
DMA(0)
I/O GATING
DQM DATA LOGIC
24
A1
DQ6 11
READ DATA LATCH
DMA(1)
BANK
WRITE DRIVERS
CTRL
25
A2
DQ7 13
DMA(2)
LOGIC
26
A3
DQ8
42
DMA(3)
COLUMN
29
A4
DQ9 44
DMA(4)
ADDR
COUNTER/
30
A5
DQ10 45
DMA(5)
LATCH
31
A6
DQ11 47
DMA(6)
32
A7
DQ12 48
DMA(7)
COLUMN
33
A8
DQ13 50
DMA(8)
DEDCODER
34
A9
DQ14 51
DMA(9)
22
A10
DQ15 53
DMA(10)
35
A11
DMA(11)
VSSQ
VSS
NC
6
12 46 52
28 41 54
36 40
V
DC vtg measured in STOP-MODE
11
12
13
14
1148 H1
4100 B8
1149 H1
4101 B8
1150 B1
4102 B3
1151 B1
4103 B9
1152 G5
4104 B10
1153 D13
4106 D10
2100 C3
4107 D10
2101 G4
4108 B3
2102 G5
4109 B3
2104 I3
4110 B1
2105 I3
5100 G10
2106 I3
5101 G5
2107 I2
5102 G4
A
2108 I3
5103 D14
2109 E11
5104 B10
2110 I4
5105 A11
2111 I4
7100 C3
2112 I4
7101 C10
2113 I4
7102 E12
2114 I5
7103 A12
2115 I6
7104 C13
2116 I5
2117 I6
2118 I5
B
2119 I6
2120 G5
2121 I7
2122 I6
2123 I4
2124 I3
2125 I3
2126 I4
2127 I3
2128 I4
2129 I4
2130 A13
C
2131 I6
2132 I6
2133 I6
2134 I5
2135 I6
2136 I5
2137 I6
2138 B13
2139 G10
2140 D14
2141 D13
2142 F5
D
2143 G4
2144 D14
2145 G11
2146 C12
2147 C12
2148 D12
2149 D12
2150 G1
3100 C1
3101 C1
3102 C1
E
3103 C1
3104 C1
3105 C1
3106 D1
3107 D1
3108 D1
3109 D1
3110 D1
3111 D1
3112 D1
3113 E1
DQMX
3114 E1
F
3115 E1
3116 F1
3117 F1
DB(0)
3118 F1
3119 F1
DB(1)
3120 G1
DB(2)
3121 G1
3122 G1
DB(3)
3123 G1
3124 G1
DB(4)
3125 G1
DB(5)
3126 H1
G
3127 H1
DB(6)
3128 I1
3130 E5
DB(7)
3131 E5
DB(8)
3132 E4
3133 F4
DB(9)
3134 F4
3135 F4
DB(10)
3137 I1
DB(11)
3138 I1
3139 I1
DB(12)
H
3140 F4
3141 G5
DB(13)
3142 F4
DB(14)
3143 F4
3144 G4
DB(15)
3145 B12
3146 C12
3147 D12
3148 D12
3150 D13
3151-D H6
3152-B G6
I
3153-D G7
3154-C H7
3154-D H7
3163 H7
3165 H7
3169 G9
3170 G9
3171 G9
3172 A13
3173 E1
3174 G4

Advertisement

Table of Contents
loading

This manual is also suitable for:

Dvd001Dvd021Dvd051

Table of Contents