LG 24MA32D Service Manual page 33

Led lcd tv
Hide thumbs Also See for 24MA32D:
Table of Contents

Advertisement

AVDD_DDR0
AVDD_DDR0
A-MVREFDQ
A-MVREFCA
CLose to Saturn7M IC
CLose to DDR3
H5TQ1G63DFR-PBC
M8
A-MVREFCA
VREFCA
H1
A-MVREFDQ
VREFDQ
R1203
L8
ZQ
240
1%
B2
VDD_1
D9
VDD_2
G7
VDD_3
K2
VDD_4
K8
VDD_5
N1
VDD_6
N9
VDD_7
R1
VDD_8
AVDD_DDR0
R9
VDD_9
A1
VDDQ_1
A8
VDDQ_2
C1
VDDQ_3
C9
VDDQ_4
D2
VDDQ_5
E9
VDDQ_6
F1
VDDQ_7
H2
VDDQ_8
H9
VDDQ_9
J1
NC_1
J9
NC_2
L1
NC_3
L9
NC_4
T7
A-MA14
NC_6
A9
VSS_1
B3
VSS_2
E1
VSS_3
G8
VSS_4
J2
VSS_5
J8
VSS_6
M1
VSS_7
M9
VSS_8
P1
VSS_9
P9
VSS_10
T1
VSS_11
T9
VSS_12
B1
VSSQ_1
B9
VSSQ_2
D1
VSSQ_3
D8
VSSQ_4
E2
VSSQ_5
E8
VSSQ_6
F9
VSSQ_7
G1
VSSQ_8
G9
VSSQ_9
1G DDR(Micron)
IC1201-*1
MT41J64M16JT-125:G
N3
M8
A0
VREFCA
P7
A1
P3
A2
N2
H1
A3
VREFDQ
P8
A4
P2
A5
R8
L8
R2
A6
ZQ
A7
T8
A8
R3
B2
A9
VDD_1
L7
D9
A10/AP
VDD_2
R7
G7
A11
VDD_3
N7
K2
A12/BC
VDD_4
T3
K8
NC_6
VDD_5
N1
VDD_6
M7
N9
A15
VDD_7
R1
VDD_8
M2
R9
BA0
VDD_9
N8
BA1
M3
BA2
A1
VDDQ_1
J7
A8
CK
VDDQ_2
K7
C1
CK
VDDQ_3
K9
C9
CKE
VDDQ_4
D2
VDDQ_5
L2
E9
CS
VDDQ_6
K1
F1
ODT
VDDQ_7
J3
H2
RAS
VDDQ_8
K3
H9
CAS
VDDQ_9
L3
WE
J1
NC_1
T2
J9
RESET
NC_2
L1
NC_3
L9
NC_4
F3
T7
DQSL
NC_5
G3
DQSL
C7
A9
DQSU
VSS_1
B7
B3
DQSU
VSS_2
E1
VSS_3
E7
G8
DML
VSS_4
D3
J2
DMU
VSS_5
J8
VSS_6
E3
M1
DQ0
VSS_7
F7
M9
DQ1
VSS_8
F2
P1
DQ2
VSS_9
F8
P9
DQ3
VSS_10
H3
T1
DQ4
VSS_11
H8
T9
DQ5
VSS_12
G2
DQ6
H7
DQ7
B1
VSSQ_1
D7
B9
DQ8
VSSQ_2
C3
D1
DQ9
VSSQ_3
C8
D8
C2
DQ10
VSSQ_4
E2
DQ11
VSSQ_5
A7
E8
DQ12
VSSQ_6
A2
F9
DQ13
VSSQ_7
B8
G1
DQ14
VSSQ_8
A3
G9
DQ15
VSSQ_9
THE
SYMBOL MARK OF THIS SCHEMETIC DIAGRAM INCORPORATES
SPECIAL FEATURES IMPORTANT FOR PROTECTION FROM X-RADIATION.
FILRE AND ELECTRICAL SHOCK HAZARDS, WHEN SERVICING IF IS
ESSENTIAL THAT ONLY MANUFATURES SPECFIED PARTS BE USED FOR
THE CRITICAL COMPONENTS IN THE
SYMBOL MARK OF THE SCHEMETIC.
Copyright ⓒ 2012 LG Electronics. Inc. All right reserved.
Only for training and service purposes
DDR3 1.5V By CAP - Place these Caps near Memory
+1.5V_DDR
AVDD_DDR0
R1239
0
1/10W
5%
Close to DDR Power Pin
EAN61829001
IC1201
1G DDR(Hynix)
N3
A0
A-MA0
P7
A1
A-MA1
P3
A2
A-MA2
N2
A-MA3
A3
P8
A4
A-MA4
P2
A-MA5
A5
R8
A6
A-MA6
R2
A-MA7
A7
T8
A8
A-MA8
R3
A-MA9
A9
L7
A10/AP
A-MA10
R7
A11
A-MA11
N7
A12/BC
A-MA12
T3
A13
A-MA13
M7
A15
M2
BA0
A-MBA0
A-MCK
N8
A-MBA1
BA1
M3
BA2
A-MBA2
C1209
J7
CK
0.01uF
K7
50V
CK
K9
CKE
A-MCKE
A-MCKB
L2
CS
K1
ODT
A-MODT
J3
A-MRASB
AVDD_DDR0
RAS
K3
CAS
A-MCASB
R1231
L3
A-MWEB
10K
WE
T2
A-MRESETB
RESET
F3
DQSL
A-MDQSL
G3
DQSL
A-MDQSLB
C7
DQSU
A-MDQSU
B7
DQSU
A-MDQSUB
E7
A-MDML
DML
D3
DMU
A-MDMU
E3
DQL0
A-MDQL0
F7
A-MDQL1
DQL1
F2
DQL2
A-MDQL2
F8
A-MDQL3
DQL3
H3
DQL4
A-MDQL4
H8
DQL5
A-MDQL5
G2
DQL6
A-MDQL6
H7
DQL7
A-MDQL7
D7
DQU0
A-MDQU0
C3
A-MDQU1
DQU1
C8
DQU2
A-MDQU2
C2
A-MDQU3
DQU3
A7
DQU4
A-MDQU4
A2
A-MDQU5
DQU5
B8
DQU6
A-MDQU6
A3
DQU7
A-MDQU7
2G DDR(Hynix)
IC1201-*2
H5TQ2G63BFR-PBC
N3
M8
A0
VREFCA
P7
A1
P3
A2
N2
H1
A3
VREFDQ
P8
A4
P2
A5
R8
L8
A6
ZQ
R2
A7
T8
R3
A8
B2
A9
VDD_1
L7
D9
A10/AP
VDD_2
R7
G7
A11
VDD_3
N7
K2
A12/BC
VDD_4
T3
K8
A13
VDD_5
N1
VDD_6
M7
N9
A15
VDD_7
R1
VDD_8
M2
R9
BA0
VDD_9
N8
BA1
M3
BA2
A1
VDDQ_1
J7
A8
CK
VDDQ_2
K7
C1
CK
VDDQ_3
K9
C9
CKE
VDDQ_4
D2
VDDQ_5
L2
E9
CS
VDDQ_6
K1
F1
ODT
VDDQ_7
J3
H2
RAS
VDDQ_8
K3
H9
CAS
VDDQ_9
L3
WE
J1
NC_1
J9
T2
RESET
NC_2
L1
NC_3
L9
NC_4
F3
T7
DQSL
NC_6
G3
DQSL
C7
A9
DQSU
VSS_1
B7
B3
DQSU
VSS_2
E1
VSS_3
E7
G8
DML
VSS_4
D3
J2
DMU
VSS_5
J8
VSS_6
E3
M1
F7
DQL0
VSS_7
M9
DQL1
VSS_8
F2
P1
DQL2
VSS_9
F8
P9
DQL3
VSS_10
H3
T1
DQL4
VSS_11
H8
T9
DQL5
VSS_12
G2
DQL6
H7
DQL7
B1
VSSQ_1
D7
B9
DQU0
VSSQ_2
C3
D1
DQU1
VSSQ_3
C8
D8
DQU2
VSSQ_4
C2
E2
DQU3
VSSQ_5
A7
E8
A2
DQU4
VSSQ_6
F9
DQU5
VSSQ_7
B8
G1
DQU6
VSSQ_8
A3
G9
DQU7
VSSQ_9
DDR3 1.5V By CAP - Place these Caps near Memory
EU/BRA/AUS
IC101
LGE2111A-T8
A11
B23
A-MA0
B-MA0
A_DDR3_A[0]
B_DDR3_A[0]
C14
D25
A-MA1
A_DDR3_A[1]
B_DDR3_A[1]
B-MA1
B11
F22
A-MA2
A_DDR3_A[2]
B_DDR3_A[2]
B-MA2
F12
G22
A-MA3
A_DDR3_A[3]
B_DDR3_A[3]
B-MA3
C15
E24
A-MA4
A_DDR3_A[4]
B_DDR3_A[4]
B-MA4
E12
F21
A-MA5
A_DDR3_A[5]
B_DDR3_A[5]
B-MA5
A14
E23
A-MA6
A_DDR3_A[6]
B_DDR3_A[6]
B-MA6
D11
D22
A-MA7
B-MA7
A_DDR3_A[7]
B_DDR3_A[7]
B14
D24
A-MA8
A_DDR3_A[8]
B_DDR3_A[8]
B-MA8
D12
D21
A-MA9
B-MA9
A_DDR3_A[9]
B_DDR3_A[9]
C16
C24
A-MA10
A_DDR3_A[10]
B_DDR3_A[10]
B-MA10
C13
C25
A-MA11
B-MA11
A_DDR3_A[11]
B_DDR3_A[11]
A15
F23
A-MA12
A_DDR3_A[12]
B_DDR3_A[12]
B-MA12
E11
E21
A-MA13
B-MA13
A_DDR3_A[13]
B_DDR3_A[13]
B13
D23
A-MA14
A_DDR3_A[14]
B_DDR3_A[14]
B-MA14
F13
G20
A-MBA0
A_DDR3_BA[0]
B_DDR3_BA[0]
B-MBA0
B15
F24
A-MBA1
B-MBA1
A_DDR3_BA[1]
B_DDR3_BA[1]
E13
F20
A-MBA2
A_DDR3_BA[2]
B_DDR3_BA[2]
B-MBA2
C17
G25
A-MCK
A_DDR3_MCLK
B_DDR3_MCLK
B-MCK
A17
G23
A-MCKB
B-MCKB
A_DDR3_MCLKZ
B_DDR3_MCLKZ
B16
F25
A-MCKE
A_DDR3_MCLKE
B_DDR3_MCLKE
B-MCKE
E14
D20
A-MODT
A_DDR3_ODT
B-MODT
B_DDR3_ODT
B12
B25
A-MRASB
A_DDR3_RASZ
B_DDR3_RASZ
B-MRASB
A12
B24
A-MCASB
A_DDR3_CASZ
B_DDR3_CASZ
B-MCASB
C12
A24
A-MWEB
A_DDR3_WEZ
B_DDR3_WEZ
B-MWEB
F11
E20
A-MRESETB
B-MRESETB
A_DDR3_RESET
B_DDR3_RESET
B19
K24
A-MDQSL
A_DDR3_DQSL
B_DDR3_DQSL
B-MDQSL
C18
K25
A-MDQSLB
B-MDQSLB
A_DDR3_DQSLB
B_DDR3_DQSLB
B18
J21
A-MDQSU
B-MDQSU
A_DDR3_DQSU
B_DDR3_DQSU
A18
J20
A-MDQSUB
A_DDR3_DQSUB
B_DDR3_DQSUB
B-MDQSUB
E15
H24
A-MDML
A_DDR3_DQML
B_DDR3_DQML
B-MDML
A21
L20
A-MDMU
A_DDR3_DQMU
B_DDR3_DQMU
B-MDMU
D17
L23
A-MDQL0
A_DDR3_DQL[0]
B_DDR3_DQL[0]
B-MDQL0
G15
J24
A-MDQL1
B-MDQL1
A_DDR3_DQL[1]
B_DDR3_DQL[1]
B21
L24
A-MDQL2
A_DDR3_DQL[2]
B_DDR3_DQL[2]
B-MDQL2
F15
J23
A-MDQL3
B-MDQL3
A_DDR3_DQL[3]
B_DDR3_DQL[3]
B22
M24
A-MDQL4
A_DDR3_DQL[4]
B_DDR3_DQL[4]
B-MDQL4
F14
H23
A-MDQL5
B-MDQL5
A_DDR3_DQL[5]
B_DDR3_DQL[5]
A22
M23
A-MDQL6
A_DDR3_DQL[6]
B_DDR3_DQL[6]
B-MDQL6
D15
K23
A-MDQL7
B-MDQL7
A_DDR3_DQL[7]
B_DDR3_DQL[7]
G16
G21
A-MDQU0
A_DDR3_DQU[0]
B_DDR3_DQU[0]
B-MDQU0
B20
L22
A-MDQU1
A_DDR3_DQU[1]
B_DDR3_DQU[1]
B-MDQU1
F16
H22
A-MDQU2
A_DDR3_DQU[2]
B_DDR3_DQU[2]
B-MDQU2
C21
K20
A-MDQU3
B-MDQU3
A_DDR3_DQU[3]
B_DDR3_DQU[3]
E16
H20
A-MDQU4
A_DDR3_DQU[4]
B_DDR3_DQU[4]
B-MDQU4
A20
L21
A-MDQU5
B-MDQU5
A_DDR3_DQU[5]
B_DDR3_DQU[5]
D16
H21
A-MDQU6
A_DDR3_DQU[6]
B_DDR3_DQU[6]
B-MDQU6
C20
K21
A-MDQU7
B-MDQU7
A_DDR3_DQU[7]
B_DDR3_DQU[7]
B-MVREFCA
Close to DDR Power Pin
CLose to Saturn7M IC
EAN61829001
IC1202
H5TQ1G63DFR-PBC
1G DDR(Hynix)
N3
B-MA0
A0
P7
B-MA1
A1
P3
B-MA2
A2
N2
B-MA3
A3
P8
B-MA4
A4
P2
B-MA5
A5
R8
B-MA6
A6
R2
B-MA7
A7
T8
B-MA8
A8
R3
B-MA9
A9
L7
B-MA10
A10/AP
R7
B-MA11
A11
N7
B-MA12
A12/BC
T3
B-MA13
A13
M7
A15
M2
B-MBA0
BA0
B-MCK
N8
B-MBA1
BA1
M3
B-MBA2
BA2
C1240
J7
CK
0.01uF
K7
50V
CK
K9
B-MCKE
CKE
B-MCKB
L2
CS
K1
B-MODT
ODT
J3
AVDD_DDR0
B-MRASB
RAS
K3
B-MCASB
CAS
L3
R1232
B-MWEB
WE
10K
T2
B-MRESETB
RESET
F3
B-MDQSL
DQSL
G3
B-MDQSLB
DQSL
C7
B-MDQSU
DQSU
B7
B-MDQSUB
DQSU
E7
B-MDML
DML
D3
B-MDMU
DMU
E3
B-MDQL0
DQL0
F7
B-MDQL1
DQL1
F2
B-MDQL2
DQL2
F8
B-MDQL3
DQL3
H3
B-MDQL4
DQL4
H8
B-MDQL5
DQL5
G2
B-MDQL6
DQL6
H7
B-MDQL7
DQL7
D7
B-MDQU0
DQU0
C3
B-MDQU1
DQU1
C8
B-MDQU2
DQU2
C2
B-MDQU3
DQU3
A7
B-MDQU4
DQU4
A2
B-MDQU5
DQU5
B8
B-MDQU6
DQU6
A3
B-MDQU7
DQU7
1G DDR(Micron)
IC1202-*1
MT41J64M16JT-125:G
N3
M8
A0
VREFCA
P7
A1
P3
A2
N2
H1
A3
VREFDQ
P8
A4
P2
A5
R8
L8
A6
ZQ
R2
A7
T8
A8
R3
B2
A9
VDD_1
L7
D9
R7
A10/AP
VDD_2
G7
A11
VDD_3
N7
K2
A12/BC
VDD_4
T3
K8
NC_6
VDD_5
N1
VDD_6
M7
N9
A15
VDD_7
R1
VDD_8
M2
R9
BA0
VDD_9
N8
BA1
M3
BA2
A1
VDDQ_1
J7
A8
CK
VDDQ_2
K7
C1
CK
VDDQ_3
K9
C9
CKE
VDDQ_4
D2
VDDQ_5
L2
E9
CS
VDDQ_6
K1
F1
ODT
VDDQ_7
J3
H2
RAS
VDDQ_8
K3
H9
CAS
VDDQ_9
L3
WE
J1
NC_1
T2
J9
RESET
NC_2
L1
NC_3
L9
NC_4
F3
T7
DQSL
NC_5
G3
DQSL
C7
A9
DQSU
VSS_1
B7
B3
DQSU
VSS_2
E1
VSS_3
E7
G8
DML
VSS_4
D3
J2
DMU
VSS_5
J8
VSS_6
E3
M1
DQ0
VSS_7
F7
M9
DQ1
VSS_8
F2
P1
F8
DQ2
VSS_9
P9
DQ3
VSS_10
H3
T1
DQ4
VSS_11
H8
T9
DQ5
VSS_12
G2
DQ6
H7
DQ7
B1
VSSQ_1
D7
B9
DQ8
VSSQ_2
C3
D1
DQ9
VSSQ_3
C8
D8
DQ10
VSSQ_4
C2
E2
DQ11
VSSQ_5
A7
E8
DQ12
VSSQ_6
A2
F9
DQ13
VSSQ_7
B8
G1
A3
DQ14
VSSQ_8
G9
DQ15
VSSQ_9
DMxx52/Mxx52
Mxx32
DDR MEMORY
AVDD_DDR0
AVDD_DDR0
B-MVREFDQ
CLose to DDR3
M8
B-MVREFCA
VREFCA
H1
VREFDQ
B-MVREFDQ
R1226
L8
ZQ
240
1%
B2
VDD_1
D9
VDD_2
G7
VDD_3
K2
VDD_4
K8
VDD_5
N1
VDD_6
N9
VDD_7
R1
VDD_8
R9
VDD_9
AVDD_DDR0
A1
VDDQ_1
A8
VDDQ_2
C1
VDDQ_3
C9
VDDQ_4
D2
VDDQ_5
E9
VDDQ_6
F1
VDDQ_7
H2
VDDQ_8
H9
VDDQ_9
J1
NC_1
J9
NC_2
L1
NC_3
L9
NC_4
T7
NC_6
B-MA14
A9
VSS_1
B3
VSS_2
E1
VSS_3
G8
VSS_4
J2
VSS_5
J8
VSS_6
M1
VSS_7
M9
VSS_8
P1
VSS_9
P9
VSS_10
T1
VSS_11
T9
VSS_12
B1
VSSQ_1
B9
VSSQ_2
D1
VSSQ_3
D8
VSSQ_4
E2
VSSQ_5
E8
VSSQ_6
F9
VSSQ_7
G1
VSSQ_8
G9
VSSQ_9
EAX64559005
2012.05.23
10
11
LGE Internal Use Only

Hide quick links:

Advertisement

Table of Contents
loading

This manual is also suitable for:

24ma32d-pun

Table of Contents