Gateway XHD3000 Service Manual page 40

30” lcd color monitor
Hide thumbs Also See for XHD3000:
Table of Contents

Advertisement

30" LCD Color Monitor
12
MAAD[12:0]
12
MABA0
12
MABA1
12
/MACS
12
/MARAS
12
/MACAS
12
/MAWE
12
MACLKE
12
MACLK
12
/MACLK
12
MADQS[7:0]
12
MADM[7:0]
MADQS0
4
MADM0
3
MADM1
2
MADQS1
1
MADQ3
8
MADQ2
7
MADQ1
6
MADQ0
5
MADQ4
5
MADQ5
6
MADQ6
7
MADQ7
8
MADQ8
5
MADQ9
6
MADQ10
7
MADQ11
8
MADQ15
8
MADQ14
7
MADQ13
6
MADQ12
5
12
MADQ[63:0]
Note: Resistor Packs RN6,
RN7, RN14, RN15, RN62,
RN63, RN70 and, RN71 have
been changed to 0603
style package.
U2
HY5DU561622ETP-4
V2P5
MAAD0
29
1
A0
VDD
MAAD1
30
18
A1
VDD
MAAD2
31
33
A2
VDD
MAAD3
32
3
A3
VDDQ
MAAD4
35
9
A4
VDDQ
MAAD5
36
15
A5
VDDQ
MAAD6
37
55
A6
VDDQ
MAAD7
38
61
A7
VDDQ
MAAD8
39
A8
MAAD9
40
A9
MAAD10
28
AP/A10
MAAD11
41
A11
MAAD12
42
C8
VREFM
A12/NC
0.1UF16V
26
BA0
27
49
BA1
VREF
24
14
/CS
NC
23
17
C9
/RAS
NC
22
19
0.1UF16V
/CAS
NC
21
25
/WE
NC
44
43
CKE
NC
45
50
DGND
CK
NC
46
53
/CK
NC
5
RN75
ADQS0
16
MADQS2
4
5
LDQS
6
33R 1/16W 5%
ADM0
20
MADM2
3
6
LDM
7
ADM1
47
MADM3
2
7
UDM
8
ADQS1
51
MADQS3
1
8
UDQS
1
RN7
ADQ3
2
MADQ20
4
5
DQ0
2
33 OHM +-5% 1/16W
ADQ2
4
MADQ21
3
6
DQ1
3
ADQ1
5
MADQ22
2
7
DQ2
4
ADQ0
7
MADQ23
1
8
DQ3
4
RN8
ADQ4
8
MADQ19
1
8
DQ4
3
33R 1/16W 5%
ADQ5
10
MADQ18
2
7
DQ5
2
ADQ6
11
MADQ17
3
6
DQ6
1
ADQ7
13
MADQ16
4
5
DQ7
4
RN5
ADQ8
54
64
MADQ31
1
8
DQ8
VSSQ
3
33R 1/16W 5%
ADQ9
56
58
MADQ30
2
7
DQ9
VSSQ
2
ADQ10
57
52
MADQ29
3
6
DQ10
VSSQ
1
RN6
ADQ11
59
12
MADQ28
4
5
DQ11
VSSQ
1
33 OHM +-5% 1/16W
ADQ15
60
6
MADQ24
4
5
DQ12
VSSQ
2
ADQ14
62
66
MADQ25
3
6
DQ13
VSS
3
ADQ13
63
48
MADQ26
2
7
DQ14
VSS
4
ADQ12
65
34
MADQ27
1
8
DQ15
VSS
DGND
U22
HY 5DU561622ETP-4
V2P5
MAAD0
29
1
A0
VDD
MAAD1
30
18
A1
VDD
MAAD2
31
33
A2
VDD
MAAD3
32
3
A3
VDDQ
MAAD4
35
9
A4
VDDQ
MAAD5
36
15
A5
VDDQ
MAAD6
37
55
A6
VDDQ
MAAD7
38
61
A7
VDDQ
MAAD8
39
A8
MAAD9
40
A9
MAAD10
28
AP/A10
MAAD11
41
A11
MAAD12
42
VREFM
A12/NC
26
BA0
27
49
BA1
VREF
24
14
/CS
NC
23
17
/RAS
NC
22
19
/CAS
NC
21
25
/WE
NC
44
43
CKE
NC
45
50
CK
NC
46
53
/CK
NC
RN76
ADQS2
16
MADQS4
4
5
LDQS
33R 1/16W 5%
ADM2
20
MADM4
3
6
LDM
ADM3
47
MADM6
2
7
UDM
ADQS3
51
MADQS6
1
8
UDQS
RN10
ADQ20
2
MADQ36
4
5
DQ0
33 OHM +-5% 1/16W
ADQ21
4
MADQ37
3
6
DQ1
ADQ22
5
MADQ38
2
7
DQ2
ADQ23
7
MADQ39
1
8
DQ3
RN9
ADQ19
8
MADQ35
1
8
DQ4
33R 1/16W 5%
ADQ18
10
MADQ34
2
7
DQ5
ADQ17
11
MADQ33
3
6
DQ6
ADQ16
13
MADQ32
4
5
DQ7
RN4
ADQ31
54
64
MADQ55
1
8
DQ8
VSSQ
33R 1/16W 5%
ADQ30
56
58
MADQ54
2
7
DQ9
VSSQ
ADQ29
57
52
MADQ53
3
6
DQ10
VSSQ
ADQ28
59
12
MADQ52
4
5
DQ11
VSSQ
RN3
ADQ24
60
6
MADQ48
4
5
DQ12
VSSQ
33 OHM +-5% 1/16W
ADQ25
62
66
MADQ49
3
6
DQ13
VSS
ADQ26
63
48
MADQ50
2
7
DQ14
VSS
ADQ27
65
34
MADQ51
1
8
DQ15
VSS
DGND
CONFIDENTIAL
40
U3
HY 5DU561622ETP-4
V2P5
MAAD0
29
1
A0
VDD
MAAD1
30
18
A1
VDD
MAAD2
31
33
A2
VDD
MAAD3
32
3
A3
VDDQ
MAAD4
35
9
A4
VDDQ
MAAD5
36
15
A5
VDDQ
MAAD6
37
55
A6
VDDQ
MAAD7
38
61
A7
VDDQ
MAAD8
39
A8
MAAD9
40
A9
MAAD10
28
AP/A10
MAAD11
41
C10
A11
MAAD12
42
VREFA2
A12/NC
26
0.1UF16V
BA0
27
49
BA1
VREF
24
14
C11
/CS
NC
23
17
/RAS
NC
22
19
0.1UF16V
/CAS
NC
21
25
/WE
NC
44
43
CKE
NC
45
50
DGND
CK
NC
46
53
/CK
NC
RN77
ADQS4
16
MADQS7
8
1
LDQS
33R 1/16W 5%
ADM4
20
MADM7
7
2
LDM
ADM6
47
MADM5
6
3
UDM
ADQS6
51
MADQS5
5
4
UDQS
RN15
ADQ36
2
MADQ59
8
1
33 OHM +-5% 1/16W
DQ0
33 OHM +-5% 1/16W
ADQ37
4
MADQ58
7
2
DQ1
ADQ38
5
MADQ57
6
3
DQ2
ADQ39
7
MADQ56
5
4
DQ3
RN16
ADQ35
8
MADQ60
5
4
DQ4
33R 1/16W 5%
ADQ34
10
MADQ61
6
3
DQ5
ADQ33
11
MADQ62
7
2
DQ6
ADQ32
13
MADQ63
8
1
DQ7
RN13
ADQ55
54
64
MADQ40
5
4
DQ8
VSSQ
33R 1/16W 5%
ADQ54
56
58
MADQ41
6
3
DQ9
VSSQ
ADQ53
57
52
MADQ42
7
2
DQ10
VSSQ
ADQ52
59
12
MADQ43
8
1
DQ11
VSSQ
RN14
ADQ48
60
6
MADQ47
8
1
DQ12
VSSQ
33 OHM +-5% 1/16W
ADQ49
62
66
MADQ46
7
2
33 OHM +-5% 1/16W
DQ13
VSS
ADQ50
63
48
MADQ45
6
3
DQ14
VSS
ADQ51
65
34
MADQ44
5
4
DQ15
VSS
DGND
VTT
NOTES:
MACLK
R67
Place U2 and U3 on the component side, and U22 and U23 on the
75
1% 1/10W
 
solder side.
R16
270
 
1/10W
Total trace lengths between sxT2 and DDR memory for each data
group (8 x DQ + DQS + DM) must match to within 0.1", where
/MACLK
R68
total trace length is MADQ* plus ADQ*.
75
 
1% 1/10W
Place 33 ohm series terminations midway
memory.
i.e. length of MADQ* should be approximately equal to
length of ADQ*.
Trace lengths between sxT2 and DDR memory across all data
groups must match to within 0.5".
The address bus (MAAD[12..0], MABA0 and MABA1), the clock
signals (MACLK, /MACLK and MACLKE) and the control signals
(/MACAS, /MARAS, /MAWE, /MACS) from U1 should be routed as a
daisy chain to U2, U3. The lengths should be equalized to
within 0.5", and the lengths of each segment should be
separately equalized.
RN50
MAAD9
4
5
47
 
1/16W
MAAD11
3
6
MAAD12
2
7
MACLKE
1
8
MAAD5
4
5
RN51
MAAD6
3
6
47
 
1/16W
MAAD7
2
7
MAAD8
1
8
MAAD4
4
5
RN52
MAAD3
3
6
47
 
1/16W
MAAD2
2
7
MAAD1
1
8
MAAD0
4
5
RN53
MAAD10
3
6
47
 
1/16W
MABA1
2
7
MABA0
1
8
/MACS
4
5
RN54
/MARAS
3
6
47
 
1/16W
/MACAS
2
7
/MAWE
1
8
T P V ( Top
Victory
Electronics
Co . ,
Ltd. )
OEM MODEL
Gateway XHD3000
絬 隔 瓜 絪 腹
TPV MODEL
CBPF6SSXGY A2P
T2080-I-X-X-1-070727
Key Component
13.DDRA Memory
PCB NAME
715T2080 I
Sheet
13
Date
T2080-I-X-X-1-070727
Gateway XHD3000
U23
HY5DU561622ETP-4
V2P5
MAAD0
29
1
A0
VDD
MAAD1
30
18
A1
VDD
MAAD2
31
33
A2
VDD
MAAD3
32
3
A3
VDDQ
MAAD4
35
9
A4
VDDQ
MAAD5
36
15
A5
VDDQ
MAAD6
37
55
A6
VDDQ
MAAD7
38
61
A7
VDDQ
MAAD8
39
A8
MAAD9
40
A9
MAAD10
28
AP/A10
MAAD11
41
A11
MAAD12
42
VREFA2
A12/NC
26
BA0
27
49
BA1
VREF
24
14
/CS
NC
23
17
/RAS
NC
22
19
/CAS
NC
21
25
/WE
NC
44
43
CKE
NC
45
50
CK
NC
46
53
/CK
NC
RN78
ADQS7
16
LDQS
33R 1/16W 5%
ADM7
20
LDM
ADM5
47
UDM
ADQS5
51
UDQS
RN18
ADQ59
2
DQ0
ADQ58
4
DQ1
ADQ57
5
DQ2
ADQ56
7
DQ3
RN17
ADQ60
8
DQ4
33R 1/16W 5%
ADQ61
10
DQ5
ADQ62
11
DQ6
ADQ63
13
DQ7
RN12
ADQ40
54
64
DQ8
VSSQ
33R 1/16W 5%
ADQ41
56
58
DQ9
VSSQ
ADQ42
57
52
DQ10
VSSQ
ADQ43
59
12
DQ11
VSSQ
RN11
ADQ47
60
6
DQ12
VSSQ
ADQ46
62
66
DQ13
VSS
ADQ45
63
48
DQ14
VSS
ADQ44
65
34
DQ15
VSS
DGND
between U1 and DDR
C
Size
Rev
I
称爹
of
42

Advertisement

Table of Contents
loading

Table of Contents