MSI H61MU-E35 series User Manual page 102

Ms-7680 v2.x
Hide thumbs Also See for H61MU-E35 series:
Table of Contents

Advertisement

Available languages

Available languages

  • ENGLISH, page 1
Carte mère MS-7680
DRAM Ratio
Ce réglage contrôle le ratio de fréquence mémoire pour permettra à la mémoire de
fonctionner avec des combinaisons de différentes fréquences.
Adjusted DRAM Frequency
Il montre la fréquence ajustée de la DRAM. Lecture uniquement.
DRAM Timing Mode
Le choix de décision si le timing DRAM est contrôlé par le SPD (Serial Presence Detect)
EEPROM sur le module DRAM. La mise en [Auto] active le DRAM timings et le sous-
menu suivant "Advance DRAM Configuration" d'être déterminé par le BIOS basé sur la
configuration du SPD. La mise en [Link] ou [Unlink] vous permet de configurer le timings
DRAM et le sous-menu suivant "Advance DRAM Configuration" relatifs manuellement.
Advanced DRAM Configuration
Appuyez sur <Enter> pour entrer dans le sous-menu.
Command Rate
Ce réglage contrôle le taux d'ordre DRAM.
tCL
Il contrôle la latence CAS, qui détermine le retard du timing (en cycle d'horloge)
avant que le SDRAM commence un ordre de lecture après l'avoir reçu.
tRCD
Quand le DRAM est rafraîchi, les rangs et les colonnes sont tous adressés séparé-
ment. Cet article vous permet de déterminer le timing de la transition de RAS (row
address strobe) à CAS (column address strobe). Moins fonctionne l'horloge, plus
vite est la performance de DRAM.
tRP
Cet article contrôle le numéro de cycles pour que le Row Address Strobe (RAS) soit
autorisé à pré-charger. S'il n'y a pas assez de temps pour que le RAS accumule sa
charge avant le rafraîchissement de la DRAM, le rafraîchissement peut être incom-
plet et le DRAM peut échouer à retirer les données. Cet article s'applique seulement
quand le DRAM synchrone est installé dans le système.
tRAS
L'article détermine le temps que le RAS prend pour lire ou écrire une cellule de
mémoire.
tRFC
Ce réglage détermine le temps que RFC prend pour lire ou écrire une cellule de
mémoire.
tWR
L'intervalle de temps minimum entre la fin d'apparition d'écriture de données et le
début de l'ordre de précharge. Permet aux amplificateurs sensitifs de restaurer les
données aux cellules.
tWTR
L'intervalle de temps minimum entre la fin d'apparition d'écriture de données
et le début de l'ordre de pré-charge. Permet au pont I/O de faire sur-fonctionner
l'amplificateur sensitif avant qu'un ordre de lecture commence.
Fr-28

Hide quick links:

Advertisement

Table of Contents
loading

This manual is also suitable for:

H61m-e33 seriesH61m-e23 seriesH61m-p33 series

Table of Contents