Download Print this page

LG 50PK550 Service Manual page 26

Hide thumbs Also See for 50PK550:

Advertisement

HYB18TC1G160C2F-2.5
DQ0
SDDR_D[0]
G8
SDDR_D[1]
DQ1
G2
DQ2
SDDR_D[2]
H7
SDDR_D[3]
DQ3
H3
DQ4
SDDR_D[4]
H1
DQ5
SDDR_D[5]
H9
DQ6
SDDR_D[6]
F1
DQ7
SDDR_D[7]
F9
SDDR_D[8]
DQ8
C8
DQ9
SDDR_D[9]
C2
SDDR_D[10]
DQ10
D7
DQ11
SDDR_D[11]
D3
SDDR_D[12]
DQ12
D1
DQ13
SDDR_D[13]
D9
SDDR_D[14]
DQ14
B1
DQ15
SDDR_D[15]
B9
+1.8V_S_DDR
VDD5
A1
VDD4
E1
VDD3
J9
VDD2
M9
VDD1
R1
VDDQ10
A9
VDDQ9
C1
VDDQ8
C3
VDDQ7
C7
VDDQ6
C9
VDDQ5
E9
VDDQ4
G1
VDDQ3
G3
VDDQ2
G7
VDDQ1
G9
VSS5
A3
VSS4
E3
VSS3
J3
VSS2
N1
VSS1
P9
HY5PS1G1631CFP-S6
IC300-*1
VREF
J2
DQ0
G8
DQ1
G2
VSSQ10
A1
A0
M8
M3
H3
DQ4
DQ3
H7
DQ2
B2
A2
A3
M7
N2
H9
H1
DQ5
F1
DQ6
A6
A5
A4
N3
N8
F9
DQ7
C8
DQ8
A7
A8
P2
N7
P8
D7
DQ10
C2
DQ9
A10/AP
A9
M2
P3
D1
DQ12
D3
DQ11
DQ13
VSSQ9
A12
A11
R2
P7
DQ15
B9
B1
D9
DQ14
B8
BA0
L2
BA2
BA1
L1
L3
E1
VDD4
A1
VDD5
CK
J8
VDD2
J9
VDD3
M9
VSSQ8
CK
CKE
K2
K8
VDD1
R1
A7
ODT
K9
VDDQ10
A9
CS
RAS
L8
K7
HYNIX 1G
VDDQ9
C1
VDDQ8
C3
CAS
WE
K3
L7
C9
VDDQ5
VDDQ6
VDDQ7
C7
LDQS
F7
E9
G3
VDDQ3
G1
VDDQ4
VSSQ7
UDQS
B7
G7
G9
VDDQ2
VDDQ1
D2
UDM
LDM
B3
F3
LDQS
E8
E3
VSS5
A3
VSS4
UDQS
A8
VSS2
N1
J3
VSS3
VSSQ6
NC5
NC6
R3
R7
VSS1
P9
D8
NC1
A2
VSSQ10
B2
NC3
NC2
E2
R8
VSSQ9
VSSQ8
B8
VSSQ7
A7
VSSDL
D2
E7
VSSQ5
VSSQ6
D8
J7
VSSQ4
VSSQ3
F2
F8
VSSQ5
VDDL
J1
VSSQ2
H2
VSSQ1
H8
E7
VSSQ4
F2
IC300-*2
EDE1116AEBG-8E-F
VSSQ3
VREF
J2
G8
DQ0
F8
A0
M8
DQ2
H7
DQ3
DQ1
G2
A1
A2
M3
M7
H1
H3
H9
DQ5
DQ4
A4
A5
A3
N8
N2
DQ6
F9
DQ7
F1
VSSQ2
A6
A7
N3
P2
N7
C8
DQ8
C2
DQ9
H2
A9
A8
P3
P8
DQ11
D7
DQ10
D3
DQ12
A11
A10
M2
P7
DQ13
D1
D9
DQ14
B1
A12
R2
B9
DQ15
VSSQ1
BA0
BA1
L3
L2
A1
VDD_5
BA2
L1
J9
VDD_3
E1
VDD_4
H8
CK
CK
K8
J8
M9
VDD_1
R1
VDD_2
CKE
K2
ODT
CS
K9
L8
VDDQ_9
VDDQ_10
C1
A9
WE
RAS
CAS
K7
L7
ELPIDA 1G
VDDQ_7
C7
C3
VDDQ_6
VDDQ_8
K3
C9
E9
VDDQ_5
VDDQ_4
G1
UDQS
LDQS
F7
B7
G3
VDDQ_2
G7
VDDQ_3
LDM
F3
VDDQ_1
G9
UDM
B3
VSS_5
A3
LDQS
UDQS
A8
E8
VSS_4
J3
E3
VSS_3
NC_5
R3
P9
VSS_1
N1
VSS_2
NC_6
R7
NC_2
NC_1
E2
A2
B8
VSSQ_9
B2
VSSQ_10
VSSQ_8
NC_3
R8
D2
VSSQ_6
D8
VSSQ_7
A7
VSSDL
J7
F2
VSSQ_4
E7
VSSQ_5
H2
F8
VSSQ_3
VSSQ_2
VDDL
J1
VSSQ_1
H8
IC300-*3
K4T1G164QE-HCE7
VREF
J2
DQ0
G2
DQ2
G8
DQ1
A0
A1
M8
M3
H7
H3
DQ3
DQ4
H1
A3
A2
A4
M7
N2
DQ5
F1
H9
DQ6
A6
A5
N8
N3
N7
DQ7
DQ8
F9
C8
A7
A8
P8
P2
DQ9
C2
DQ10
D7
DQ11
A10/AP
A9
M2
P3
DQ13
D1
D3
D9
DQ12
A11
A12
R2
P7
B9
DQ15
B1
DQ14
BA0
L2
BA1
BA2
L3
L1
VDD_5
A1
VDD_4
E1
CK
J8
VDD_3
J9
M9
VDD_2
CKE
CK
K2
K8
VDD_1
R1
ODT
K9
VDDQ_10
A9
RAS
CAS
CS
K7
L8
SS 1G
VDDQ_8
C3
C1
VDDQ_7
VDDQ_9
WE
L7
K3
C7
E9
VDDQ_5
C9
VDDQ_6
UDQS
LDQS
F7
VDDQ_4
G1
VDDQ_3
G3
B7
VDDQ_1
G7
VDDQ_2
G9
LDM
UDM
F3
B3
LDQS
E8
VSS_4
E3
VSS_5
A3
UDQS
A8
VSS_1
J3
N1
VSS_3
VSS_2
NC_5
NC_6
R7
R3
P9
NC_1
A2
B2
VSSQ_9
VSSQ_10
NC_2
NC_3
R8
E2
VSSQ_7
A7
VSSQ_8
B8
D2
VSSDL
J7
VSSQ_5
VSSQ_6
D8
E7
VSSQ_4
F2
VSSQ_3
F8
VDDL
J1
VSSQ_1
VSSQ_2
H2
H8
THE
SYMBOL MARK OF THIS SCHEMETIC DIAGRAM INCORPORATES
SPECIAL FEATURES IMPORTANT FOR PROTECTION FROM X-RADIATION.
FILRE AND ELECTRICAL SHOCK HAZARDS, WHEN SERVICING IF IS
ESSENTIAL THAT ONLY MANUFATURES SPECFIED PARTS BE USED FOR
THE CRITICAL COMPONENTS IN THE
SYMBOL MARK OF THE SCHEMETIC.
DDR2
Copyright © 2010 LG Electronics Inc. All rights reserved.
Only for training and service purposes
DDR2 1.8V By CAP - Place these Caps near Memory
+1.8V_DDR
MLB-201209-0120P-N2
C323
C302
0.1uF
0.1uF
+1.8V_S_DDR
IC300
VREF
AR300
J2
SDDR_A[5]
ADDR2_A[5]
SDDR_A[3]
ADDR2_A[3]
A0
SDDR_A[1]
ADDR2_A[1]
M8
SDDR_A[0]
56
A1
SDDR_A[1]
SDDR_A[10]
56
ADDR2_A[10]
M3
A2
M7
SDDR_A[2]
AR301
A3
SDDR_A[3]
N2
SDDR_A[9]
ADDR2_A[9]
A4
N8
SDDR_A[4]
SDDR_A[12]
ADDR2_A[12]
A5
SDDR_A[5]
N3
SDDR_A[7]
ADDR2_A[7]
A6
AR302
N7
SDDR_A[6]
SDDR_A[0]
ADDR2_A[0]
A7
SDDR_A[7]
P2
SDDR_A[2]
ADDR2_A[2]
A8
P8
SDDR_A[8]
SDDR_A[4]
ADDR2_A[4]
A9
SDDR_A[9]
P3
SDDR_A[6]
56
ADDR2_A[6]
A10/AP
M2
SDDR_A[10]
SDDR_A[11]
R319 56
ADDR2_A[11]
A11
SDDR_A[11]
P7
SDDR_A[8]
R320
56
ADDR2_A[8]
A12
SDDR_A[12]
R2
BA0
L2
SDDR_BA[0]
56
R303
ADDR2_BA[0]
BA1
SDDR_BA[1]
56
R304
ADDR2_BA[1]
L3
BA2
SDDR_BA[2]
56
R305
L1
ADDR2_BA[2]
R351
22
R306
ADDR2_MCLK
0
READY
CK
SDDR_CK
J8
CK
/SDDR_CK
22
R307
/ADDR2_MCLK
K8
CKE
K2
SDDR_CKE
56
R308
ADDR2_CKE
READY
+1.8V_S_DDR
R346
4.7K
ODT
K9
READY
SDDR_ODT
56
R309
ADDR2_ODT
R347
4.7K
CS
L8
QIMONDA 1G
RAS
K7
/SDDR_RAS
56
R310
/ADDR2_RAS
CAS
/SDDR_CAS
56
R311
/ADDR2_CAS
L7
WE
K3
/SDDR_WE
56
R312
/ADDR2_WE
LDQS
F7
SDDR_DQS0_P
56
R313
ADDR2_DQS0_P
UDQS
SDDR_DQS1_P
56
R314
ADDR2_DQS1_P
B7
LDM
SDDR_DQM0_P
56
R315
ADDR2_DQM0_P
F3
UDM
B3
SDDR_DQM1_P
56
R316
ADDR2_DQM1_P
LDQS
E8
SDDR_DQS0_N
56
R317
ADDR2_DQS0_N
UDQS
SDDR_DQS1_N
56
R318
ADDR2_DQS1_N
A8
AR306
SDDR_D[11]
ADDR2_D[11]
NC4
R3
SDDR_D[12]
ADDR2_D[12]
NC5
R7
SDDR_D[9]
ADDR2_D[9]
56
SDDR_D[14]
ADDR2_D[14]
AR307
NC1
A2
SDDR_D[4]
ADDR2_D[4]
NC2
E2
SDDR_D[3]
ADDR2_D[3]
NC3
R8
SDDR_D[1]
ADDR2_D[1]
SDDR_D[6]
56
ADDR2_D[6]
AR308
SDDR_D[15]
ADDR2_D[15]
VSSDL
J7
SDDR_D[8]
ADDR2_D[8]
+1.8V_S_DDR
SDDR_D[10]
ADDR2_D[10]
56
SDDR_D[13]
ADDR2_D[13]
AR309
VDDL
J1
SDDR_D[7]
ADDR2_D[7]
SDDR_D[0]
ADDR2_D[0]
SDDR_D[2]
ADDR2_D[2]
SDDR_D[5]
ADDR2_D[5]
56
L300
+1.8V_S_DDR
IC100
LGE3369A (Saturn6 Non RM)
D15
A_MVREF
C13
T26
BDDR2_A[0]
ADDR2_A[0]
A_DDR2_A0
B_DDR2_A0
ADDR2_A[1]
A22
AF26
BDDR2_A[1]
A_DDR2_A1
B_DDR2_A1
B13
T25
BDDR2_A[2]
ADDR2_A[2]
A_DDR2_A2
B_DDR2_A2
ADDR2_A[3]
C22
AF23
BDDR2_A[3]
A_DDR2_A3
B_DDR2_A3
A13
T24
BDDR2_A[4]
ADDR2_A[4]
A_DDR2_A4
B_DDR2_A4
ADDR2_A[5]
A23
AE23
BDDR2_A[5]
A_DDR2_A5
B_DDR2_A5
C12
R26
BDDR2_A[6]
ADDR2_A[6]
A_DDR2_A6
B_DDR2_A6
ADDR2_A[7]
B23
AD22
BDDR2_A[7]
A_DDR2_A7
B_DDR2_A7
B12
R25
BDDR2_A[8]
ADDR2_A[8]
A_DDR2_A8
B_DDR2_A8
ADDR2_A[9]
C23
AC22
BDDR2_A[9]
A_DDR2_A9
B_DDR2_A9
B22
AD23
BDDR2_A[10]
ADDR2_A[10]
A_DDR2_A10
B_DDR2_A10
A12
R24
BDDR2_A[11]
ADDR2_A[11]
A_DDR2_A11
B_DDR2_A11
ADDR2_A[12]
A24
AE22
BDDR2_A[12]
A_DDR2_A12
B_DDR2_A12
C24
AC23
A_DDR2_BA0
B_DDR2_BA0
AC24
B24
A_DDR2_BA1
B_DDR2_BA1
D24
AB22
A_DDR2_BA2
B_DDR2_BA2
B14
V25
A_DDR2_MCLK
B_DDR2_MCLK
A14
V24
/A_DDR2_MCLK
/B_DDR2_MCLK
D23
AB23
A_DDR2_CKE
B_DDR2_CKE
D14
U26
A_DDR2_ODT
B_DDR2_ODT
D13
U25
/A_DDR2_RAS
/B_DDR2_RAS
D12
U24
/A_DDR2_CAS
/B_DDR2_CAS
D22
AB24
/A_DDR2_WE
/B_DDR2_WE
B18
AB26
A_DDR2_DQS0
B_DDR2_DQS0
C17
AA26
A_DDR2_DQS1
B_DDR2_DQS1
C18
AC25
A_DDR2_DQM0
B_DDR2_DQM0
A19
AC26
A_DDR2_DQM1
B_DDR2_DQM1
A18
AB25
A_DDR2_DQSB0
B_DDR2_DQSB0
B17
AA25
A_DDR2_DQSB1
B_DDR2_DQSB1
ADDR2_D[0]
B15
W25
BDDR2_D[0]
A_DDR2_DQ0
B_DDR2_DQ0
A21
AE26
ADDR2_D[1]
BDDR2_D[1]
A_DDR2_DQ1
B_DDR2_DQ1
ADDR2_D[2]
A15
W24
BDDR2_D[2]
A_DDR2_DQ2
B_DDR2_DQ2
B21
AF24
ADDR2_D[3]
BDDR2_D[3]
A_DDR2_DQ3
B_DDR2_DQ3
ADDR2_D[4]
C21
AF25
BDDR2_D[4]
A_DDR2_DQ4
B_DDR2_DQ4
C14
V26
ADDR2_D[5]
BDDR2_D[5]
A_DDR2_DQ5
B_DDR2_DQ5
AE25
ADDR2_D[6]
C20
BDDR2_D[6]
A_DDR2_DQ6
B_DDR2_DQ6
ADDR2_D[7]
C15
W26
BDDR2_D[7]
A_DDR2_DQ7
B_DDR2_DQ7
C16
Y26
ADDR2_D[8]
BDDR2_D[8]
A_DDR2_DQ8
B_DDR2_DQ8
ADDR2_D[9]
C19
AD25
BDDR2_D[9]
A_DDR2_DQ9
B_DDR2_DQ9
B16
Y25
ADDR2_D[10]
BDDR2_D[10]
A_DDR2_DQ10
B_DDR2_DQ10
ADDR2_D[11]
B20
AE24
BDDR2_D[11]
A_DDR2_DQ11
B_DDR2_DQ11
A20
AD26
ADDR2_D[12]
BDDR2_D[12]
A_DDR2_DQ12
B_DDR2_DQ12
ADDR2_D[13]
A16
Y24
BDDR2_D[13]
A_DDR2_DQ13
B_DDR2_DQ13
B19
AD24
ADDR2_D[14]
BDDR2_D[14]
A_DDR2_DQ14
B_DDR2_DQ14
ADDR2_D[15]
A17
AA24
BDDR2_D[15]
A_DDR2_DQ15
B_DDR2_DQ15
+1.8V_S_DDR
+1.8V_S_DDR
IC301
HYB18TC512160B2F-2.5
VREF
J2
AR303
BDDR2_A[9]
TDDR_A[9]
A0
BDDR2_A[3]
TDDR_A[3]
TDDR_A[0]
M8
BDDR2_A[1]
TDDR_A[1]
TDDR_A[1]
A1
M3
56
A2
BDDR2_A[10]
TDDR_A[10]
TDDR_A[2]
M7
AR304
TDDR_A[3]
A3
N2
A4
TDDR_A[4]
N8
BDDR2_A[5]
TDDR_A[5]
TDDR_A[5]
A5
BDDR2_A[12]
TDDR_A[12]
N3
A6
56
TDDR_A[6]
N7
BDDR2_A[7]
TDDR_A[7]
AR305
TDDR_A[7]
A7
P2
BDDR2_A[0]
TDDR_A[0]
A8
TDDR_A[8]
P8
TDDR_A[2]
BDDR2_A[2]
A9
TDDR_A[9]
P3
BDDR2_A[4]
TDDR_A[4]
A10/AP
TDDR_A[10]
M2
56
TDDR_A[6]
BDDR2_A[6]
A11
TDDR_A[11]
P7
BDDR2_A[11]
R325
56
TDDR_A[11]
TDDR_A[12]
A12
R2
TDDR_A[8]
BDDR2_A[8]
R326
56
BDDR2_BA[0]
TDDR_BA[0]
BA0
R327
56
L2
BDDR2_BA[1]
TDDR_BA[1]
BA1
R328
56
L3
BDDR2_MCLK
R330
22
CK
J8
CK
K8
/BDDR2_MCLK
R331
22
CKE
K2
BDDR2_CKE
R332
56
TDDR_CKE
READY
+1.8V_S_DDR
TDDR_ODT
R348
4.7K
ODT
K9
READY
BDDR2_ODT
4.7K
CS
R333
56
R349
L8
RAS
K7
/TDDR_RAS
/BDDR2_RAS
CAS
QIMONDA 512M
R334
56
L7
/TDDR_CAS
/BDDR2_CAS
R335
56
WE
K3
/TDDR_WE
/BDDR2_WE
R336
56
TDDR_DQS0_P
LDQS
F7
BDDR2_DQS0_P
UDQS
R337
56
B7
BDDR2_DQS1_P
R338
56
TDDR_DQS1_P
LDM
TDDR_DQM0_P
F3
BDDR2_DQM0_P
R339
56
UDM
B3
BDDR2_DQM1_P
R340
56
TDDR_DQM1_P
TDDR_DQS0_N
LDQS
E8
UDQS
BDDR2_DQS0_N
R341
56
A8
BDDR2_DQS1_N
R342
56
TDDR_DQS1_N
AR310
NC4
L1
BDDR2_D[11]
TDDR_D[11]
NC5
R3
BDDR2_D[12]
TDDR_D[12]
NC6
R7
BDDR2_D[9]
TDDR_D[9]
BDDR2_D[14]
TDDR_D[14]
AR311
56
NC1
BDDR2_D[4]
TDDR_D[4]
A2
NC2
E2
BDDR2_D[3]
TDDR_D[3]
NC3
BDDR2_D[1]
TDDR_D[1]
R8
BDDR2_D[6]
56
TDDR_D[6]
AR312
BDDR2_D[15]
TDDR_D[15]
VSSDL
J7
+1.8V_S_DDR
BDDR2_D[8]
TDDR_D[8]
BDDR2_D[10]
TDDR_D[10]
BDDR2_D[13]
TDDR_D[13]
AR313
56
VDDL
BDDR2_D[7]
TDDR_D[7]
J1
BDDR2_D[0]
TDDR_D[0]
BDDR2_D[2]
TDDR_D[2]
BDDR2_D[5]
56
TDDR_D[5]
MSD3368EV Platform
DQ0
G8
TDDR_D[0]
DQ1
TDDR_D[1]
G2
DQ2
H7
TDDR_D[2]
DQ3
TDDR_D[3]
H3
DQ4
H1
TDDR_D[4]
DQ5
TDDR_D[5]
H9
DQ6
F1
TDDR_D[6]
DQ7
TDDR_D[7]
F9
DQ8
TDDR_D[8]
C8
DQ9
C2
TDDR_D[9]
DQ10
TDDR_D[10]
D7
DQ11
D3
TDDR_D[11]
DQ12
TDDR_D[12]
D1
DQ13
D9
TDDR_D[13]
DQ14
TDDR_D[14]
B1
DQ15
B9
TDDR_D[15]
+1.8V_S_DDR
VDD5
A1
VDD4
E1
VDD3
J9
VDD2
M9
VDD1
R1
VDDQ10
A9
VDDQ9
C1
VDDQ8
C3
VDDQ7
C7
VDDQ6
C9
VDDQ5
E9
VDDQ4
G1
VDDQ3
G3
VDDQ2
G7
VDDQ1
G9
VSS5
A3
VSS4
E3
VSS3
J3
VSS2
N1
VSS1
P9
H5PS5162FFR-S6C
IC301-*1
VSSQ10
VREF
J2
G2
G8
DQ0
DQ1
B2
A0
A1
M3
M8
H3
H7
DQ4
DQ3
DQ2
A2
A3
M7
N2
F1
H9
H1
DQ6
DQ5
A5
A4
A6
N3
N8
F9
C8
DQ8
DQ7
A7
A8
P8
P2
N7
C2
D7
DQ9
DQ10
VSSQ9
A10/AP
A9
P3
M2
D3
D1
DQ11
DQ13
DQ12
B8
A12
A11
P7
R2
B9
B1
D9
DQ15
DQ14
BA0
L2
BA1
L3
A1
E1
VDD5
VDD4
VSSQ8
CK
CK
K8
J8
M9
J9
VDD2
VDD3
A7
CKE
K2
R1
VDD1
ODT
CS
L8
K9
A9
VDDQ10
RAS
CAS
L7
K7
HYNIX 512M
C3
C1
VDDQ8
VDDQ9
WE
K3
C7
C9
VDDQ5
VDDQ6
VDDQ7
VSSQ7
LDQS
UDQS
F7
B7
G3
G1
E9
VDDQ4
VDDQ3
D2
LDM
F3
G7
G9
VDDQ2
VDDQ1
UDM
B3
LDQS
UDQS
A8
E8
A3
E3
VSS5
VSS4
VSSQ6
NC4
L1
J3
N1
VSS2
VSS3
D8
NC5
NC6
R7
R3
P9
VSS1
NC1
A2
B2
VSSQ10
NC3
NC2
R8
E2
A7
B8
VSSQ9
VSSQ8
VSSQ7
VSSDL
D2
D8
E7
VSSQ5
VSSQ6
VSSQ5
J7
F2
F8
VSSQ4
VSSQ3
E7
VDDL
J1
H8
H2
VSSQ1
VSSQ2
VSSQ4
F2
IC301-*2
VSSQ3
EDE5116AJBG-8E-E
F8
VREF
J2
G8
DQ0
A0
M8
G2
H7
DQ1
DQ3
DQ2
A2
A1
M3
M7
H9
H1
H3
DQ4
DQ5
VSSQ2
A3
A4
A5
N2
N8
F1
F9
DQ6
DQ7
H2
A6
A7
N3
N7
P2
C8
C2
DQ8
DQ9
A9
A8
P3
P8
D3
D7
DQ11
DQ10
DQ12
A11
A10
P7
M2
D1
D9
B1
DQ13
DQ14
VSSQ1
A12
R2
B9
DQ15
BA0
BA1
L3
L2
A1
VDD_5
H8
CK
J8
J9
E1
VDD_4
VDD_3
CKE
CK
K2
K8
M9
R1
VDD_2
VDD_1
ODT
K9
CS
RAS
K7
L8
C1
A9
VDDQ_10
VDDQ_9
WE
CAS
L7
K3
ELPIDA 512M
C7
C3
VDDQ_8
VDDQ_6
VDDQ_7
LDQS
F7
C9
E9
G1
VDDQ_4
VDDQ_5
UDQS
B7
G3
G7
VDDQ_3
VDDQ_2
LDM
UDM
F3
B3
G9
VDDQ_1
LDQS
E8
A3
VSS_5
UDQS
A8
J3
E3
VSS_4
VSS_3
NC_5
NC_4
L1
R3
N1
P9
VSS_1
VSS_2
NC_6
R7
NC_2
NC_1
A2
E2
B2
B8
VSSQ_9
VSSQ_8
VSSQ_10
NC_3
R8
A7
D2
D8
VSSQ_7
VSSQ_6
VSSDL
J7
E7
F2
VSSQ_5
VSSQ_4
F8
H2
VSSQ_3
VSSQ_2
VDDL
J1
H8
VSSQ_1
IC301-*3
K4T51163QG-HCE7
VREF
J2
G8
G2
DQ2
DQ1
DQ0
A1
A0
M3
M8
H7
H3
H1
DQ3
DQ4
A4
A2
A3
N2
M7
H9
F1
DQ6
DQ5
A6
A5
N7
N3
N8
C8
F9
DQ7
DQ8
A7
A8
P2
P8
C2
D7
DQ9
DQ10
DQ11
A10/AP
A9
M2
P3
D9
D3
D1
DQ13
DQ12
A12
A11
P7
R2
B9
B1
DQ15
DQ14
BA0
L2
BA1
L3
E1
A1
VDD_5
VDD_4
CK
CK
K8
J8
M9
J9
VDD_3
VDD_2
CKE
K2
R1
VDD_1
CS
ODT
L8
K9
A9
VDDQ_10
WE
CAS
RAS
K7
L7
SS 512M
C1
C3
VDDQ_9
VDDQ_8
VDDQ_7
K3
C7
E9
C9
VDDQ_6
VDDQ_5
UDQS
LDQS
F7
B7
G3
G1
VDDQ_4
VDDQ_3
LDM
F3
G9
G7
VDDQ_1
VDDQ_2
UDM
B3
LDQS
UDQS
A8
E8
A3
E3
VSS_5
VSS_4
NC_4
L1
N1
J3
VSS_3
VSS_1
VSS_2
NC_6
NC_5
R7
R3
P9
NC_1
A2
B2
VSSQ_9
VSSQ_10
NC_2
NC_3
R8
E2
A7
B8
D2
VSSQ_8
VSSQ_7
VSSDL
J7
E7
D8
VSSQ_6
VSSQ_5
F8
F2
VSSQ_4
VSSQ_3
VDDL
J1
H8
H2
VSSQ_1
VSSQ_2
DDR2
3
10
LGE Internal Use Only

Advertisement

loading