Idtv Common Interface - Grundig Cinaro 26 Service Manual

Chassis lm
Hide thumbs Also See for Cinaro 26:
Table of Contents

Advertisement

Available languages

Available languages

Hauptplatte / Main Board – IDTV Common Interface
TS_DATA[0..7]
3.3V
1
notEMIBE0
B
(notWR)
Y
2
A
IC101
NL17SZ32
EMIADDR18
3.3V
notCI_OE
notCI_WEA
notCI_IORD
C185
notCI_IOW
100nF
1
A
4
notCS_CI
Y
2
B
IC104
NL17SZ00
EMIADDR[2..18]
notCI_PWR_EN
notCI_PWR_EN
IC106
3
2
EMIADDR2
D0
O0
4
5
EMIADDR3
D1
O1
7
6
EMIADDR4
D2
O2
8
9
EMIADDR5
D3
O3
13
12
EMIADDR6
D4
O4
14
15
EMIADDR7
D5
O5
17
16
EMIADDR8
D6
O6
18
19
EMIADDR9
D7
O7
11
20
R120
3.3V
LE
VCC
10K
1
10
OE
GND
74LVX373
IC109
74LVX373
3
2
EMIADDR10
D0
O0
4
5
EMIADDR11
D1
O1
7
6
EMIADDR12
D2
O2
8
9
EMIADDR13
D3
O3
13
12
EMIADDR14
D4
O4
14
15
EMIADDR15
D5
O5
17
16
EMIADDR16
D6
O6
18
19
D7
O7
11
20
R121
3.3V
LE
VCC
10K
1
10
OE
GND
TS_CLK
TS_START
TS_DATA[0..7]
TS_VALID
TS_DATA0
TS_DATA1
TS_DATA2
TS_DATA3
TS_DATA4
TS_DATA5
TS_DATA6
TS_DATA7
39
R141
1
2
1
2
3
4
3
4
5
6
TS2_CLK_CI
TS2_CL K_CI
5
6
7
8
TS2_START_CI
TS2_START_CI
7
8
TS2_VALID_CI
TS2_VALID_CI
TS2_DATA_CI[0..7]
R142
39
TS2_DATA_CI0
1
2
TS2_DATA_CI1
3
4
TS2_DATA_CI2
5
6
TS2_DATA_CI3
7
8
TS2_DATA_CI4
8
7
TS2_DATA_CI5
6
5
TS2_DATA_CI6
4
3
TS2_DATA_CI7
2
1
39
R143
4
5VPCCARD
notCI_IRQ_READY
IC107
3
2
CIcard_REG
D0
O0
notCI_OE
4
5
notCIcard_OE
D1
O1
notCI_WEA
7
6
notCIcard_WE
D2
O2
notCI_IORD
8
9
notCIcard_IORD
D3
O3
notCI_IOW
13
12
notCIcard_IOWD
D4
O4
14
15
D5
O5
17
16
D6
O6
18
19
D7
O7
L103
120@100MHz
11
20
LE
VCC
3.3V
1
10
OE
GND
C155
100nF
74LVX373
CIADDR2
CIADDR3
CIADDR4
CIADDR5
CIADDR6
CIADDR7
CIADDR8
CIADDR9
L112
3.3V
120@100MHz
C160
100nF
CIADDR10
CIADDR11
CIADDR12
CIADDR13
CIADDR14
CIADDR15
CIADDR16
L113
3.3V
120@100MHz
C159
100nF
J101
PCMCIA
A20
PCMCIA_A
A30
PCMD0
MI CLK
D0
A46
A31
PCMD1
MI STRT
D1
A19
A32
PCMD2
MI VAL
D2
A2
PCMD3
D3
A47
A3
PCMD4
MDI 0
D4
A48
A4
PCMD5
MDI 1
D5
A49
A5
PCMD6
MDI 2
D6
A50
A6
PCMD7
MDI 3
D7
A53
MDI 4
A54
MDI 5
A55
A29
CIADDR2
MDI 6
A0
A56
A28
CIADDR3
MDI 7
A1
A27
CIADDR4
A2
A26
CIADDR5
A3
A25
CIADDR6
A4
A57
A24
xTS2_CLK_CI
CIADDR7
MOCLK
A5
A63
A23
xTS2_START_CI
CIADDR8
MOSTRT
A6
A62
A22
xTS2_VALID_CI
CIADDR9
MOVAL
A7
A12
CIADDR10
A8
A64
A11
xTS2_DATA_CI0
CIADDR11
MDO0
A9
A65
A8
xTS2_DATA_CI1
CIADDR12
MDO1
A10
A66
A10
xTS2_DATA_CI2
CIADDR13
MDO2
A11
A37
A21
xTS2_DATA_CI3
CIADDR14
MDO3
A12
A38
A13
xTS2_DATA_CI4
CIADDR15
MDO4
A13
A39
A14
xTS2_DATA_CI5
CIADDR16
MDO5
A14
A40
xTS2_DATA_CI6
MDO6
A41
xTS2_DATA_CI7
MDO7
A36
CD1
A67
CD2
A61
A43
REG
VTG_SENSE
A7
A59
CE1
WAI T
A42
R112
CE2
10K
A9
5VPCCARD
OE
A15
A18
WE/PGM
VPP1
A44
A52
IORD
VPP2
A45
IOWR
A60
A58
INP_ACK
RESET
A16
IREQ
A33
IOCS16
A69
GND_ESD1
R111
A70
5VPCCARD
GND_ESD2
10K
A68
GND_1
A35
A51
GND_2
VCC_1
A34
A17
GND_3
VCC_2
A1
GND_4
T100
PMV60EN
5V
C186
10n
+
R165
1
C188
2k2
R118
100uF
8V
10k
T101
2N7002
GNDDIG
PCMD[0..7]
CIADDR[2..16]
5V
3.3V
1
notCD1A
B
4
Y
2
notCD2A
A
IC102
NL17SZ32
1
notWAIT
A
2
notRESET_CI
3.3V
B
C152
100nF
C156
100nF
IC108
74LVT245PW
2
18
PCMD0
A1
B1
3
17
PCMD1
A2
B2
4
16
PCMD2
A3
B3
5
15
PCMD3
A4
B4
6
14
PCMD4
A5
B5
7
13
PCMD5
A6
B6
8
12
PCMD6
A7
B7
9
11
PCMD7
A8
B8
5VPCCARD
19
20
notDATAOE
G
VCC
1
10
DIR
GND
DIR:LOW -> B TO A HIG H -> A TO B
C192
C157
R119
0nF
100nF
10K
3.3V
C197
100nF
IC105
1
A
4
Y
2
B
NL17SZ00
R122
R123
10K
10K
notCI_CARDDETECTA
3.3V
4
Y
WAI T_CI
IC103
R117
NL17SZ00
10K
EMIDATA[0..7]
EMIDATA[0..7]
EMIDATA0
EMIDATA1
EMIDATA2
EMIDATA3
EMIDATA4
EMIDATA5
EMIDATA6
EMIDATA7
L111
3.3V
120@100MHz
C158
100nF

Hide quick links:

Advertisement

Table of Contents
loading

Table of Contents